登录
首页 » VHDL » DAC1220verilog代码

DAC1220verilog代码

于 2018-05-25 发布 文件大小:2519KB
0 136
下载积分: 1 下载次数: 1

代码说明:

  FGAP控制模拟量输出芯片DAC8812(FGAP control analog output chip DAC8812)

文件列表:

FPGA-003\0.v, 1551 , 2013-03-02
FPGA-003\003.asm.rpt, 7089 , 2014-06-04
FPGA-003\003.bdf, 40896 , 2014-06-04
FPGA-003\003.done, 26 , 2014-06-04
FPGA-003\003.dpf, 239 , 2014-06-04
FPGA-003\003.fit.rpt, 275531 , 2014-06-04
FPGA-003\003.fit.smsg, 411 , 2014-06-04
FPGA-003\003.fit.summary, 408 , 2014-06-04
FPGA-003\003.flow.rpt, 31940 , 2014-06-04
FPGA-003\003.jdi, 4242 , 2014-06-04
FPGA-003\003.map.rpt, 199568 , 2014-06-04
FPGA-003\003.map.smsg, 129 , 2014-06-03
FPGA-003\003.map.summary, 315 , 2014-06-04
FPGA-003\003.pin, 30968 , 2014-06-04
FPGA-003\003.pof, 524474 , 2014-06-04
FPGA-003\003.qpf, 1259 , 2013-03-02
FPGA-003\003.qsf, 20356 , 2014-06-09
FPGA-003\003.qws, 437 , 2014-06-09
FPGA-003\003.sof, 140544 , 2014-06-04
FPGA-003\003.tan.rpt, 407953 , 2014-06-04
FPGA-003\003.tan.summary, 3059 , 2014-06-04
FPGA-003\a.bsf, 2991 , 2013-03-03
FPGA-003\a.inc, 847 , 2013-03-03
FPGA-003\a.ppf, 346 , 2013-03-03
FPGA-003\a.qip, 504 , 2013-03-03
FPGA-003\a.v, 14384 , 2013-03-03
FPGA-003\a_bb.v, 10857 , 2013-03-03
FPGA-003\a_wave0.jpg, 302930 , 2013-03-03
FPGA-003\a_waveforms.html, 601 , 2013-03-03
FPGA-003\clkpll.bsf, 2996 , 2013-03-03
FPGA-003\clkpll.inc, 852 , 2013-03-03
FPGA-003\clkpll.ppf, 351 , 2013-03-03
FPGA-003\clkpll.qip, 529 , 2013-03-03
FPGA-003\clkpll.v, 14444 , 2013-03-03
FPGA-003\clkpll_bb.v, 10912 , 2013-03-03
FPGA-003\clkpll_wave0.jpg, 302930 , 2013-03-03
FPGA-003\clkpll_waveforms.html, 626 , 2013-03-03
FPGA-003\constant1.bsf, 1743 , 2014-06-04
FPGA-003\constant1.inc, 858 , 2014-06-04
FPGA-003\constant1.qip, 462 , 2014-06-04
FPGA-003\constant1.v, 3275 , 2014-06-04
FPGA-003\constant1_bb.v, 2853 , 2014-06-04
FPGA-003\constant2.bsf, 1743 , 2014-06-04
FPGA-003\constant2.inc, 858 , 2014-06-04
FPGA-003\constant2.qip, 462 , 2014-06-04
FPGA-003\constant2.v, 3275 , 2014-06-04
FPGA-003\constant2_bb.v, 2853 , 2014-06-04
FPGA-003\constant3.bsf, 1744 , 2014-06-04
FPGA-003\constant3.inc, 858 , 2014-06-04
FPGA-003\constant3.qip, 462 , 2014-06-04
FPGA-003\constant3.v, 3278 , 2014-06-04
FPGA-003\constant3_bb.v, 2855 , 2014-06-04
FPGA-003\constant4.bsf, 1742 , 2014-06-04
FPGA-003\constant4.inc, 858 , 2014-06-04
FPGA-003\constant4.qip, 462 , 2014-06-04
FPGA-003\constant4.v, 3272 , 2014-06-04
FPGA-003\constant4_bb.v, 2851 , 2014-06-04
FPGA-003\constant5.bsf, 1744 , 2014-06-04
FPGA-003\constant5.inc, 858 , 2014-06-04
FPGA-003\constant5.qip, 462 , 2014-06-04
FPGA-003\constant5.v, 3278 , 2014-06-04
FPGA-003\constant5_bb.v, 2855 , 2014-06-04
FPGA-003\constant6.bsf, 1743 , 2014-06-04
FPGA-003\constant6.inc, 858 , 2014-06-04
FPGA-003\constant6.qip, 462 , 2014-06-04
FPGA-003\constant6.v, 3275 , 2014-06-04
FPGA-003\constant6_bb.v, 2853 , 2014-06-04
FPGA-003\DAC_SPI.bsf, 2532 , 2014-06-03
FPGA-003\DAC_SPI.v, 8417 , 2014-06-04
FPGA-003\DAC_SPI.v.bak, 8397 , 2014-06-04
FPGA-003\DA_data.bsf, 7023 , 2014-06-04
FPGA-003\DA_data.v, 9146 , 2014-06-04
FPGA-003\DA_data.v.bak, 9176 , 2014-06-04
FPGA-003\db\003.(0).cnf.cdb, 3345 , 2014-06-04
FPGA-003\db\003.(0).cnf.hdb, 1698 , 2014-06-04
FPGA-003\db\003.(1).cnf.cdb, 1052 , 2014-06-03
FPGA-003\db\003.(1).cnf.hdb, 626 , 2014-06-03
FPGA-003\db\003.(10).cnf.cdb, 527 , 2014-06-04
FPGA-003\db\003.(10).cnf.hdb, 420 , 2014-06-04
FPGA-003\db\003.(11).cnf.cdb, 827 , 2014-06-04
FPGA-003\db\003.(11).cnf.hdb, 728 , 2014-06-04
FPGA-003\db\003.(12).cnf.cdb, 524 , 2014-06-04
FPGA-003\db\003.(12).cnf.hdb, 420 , 2014-06-04
FPGA-003\db\003.(13).cnf.cdb, 825 , 2014-06-04
FPGA-003\db\003.(13).cnf.hdb, 728 , 2014-06-04
FPGA-003\db\003.(14).cnf.cdb, 525 , 2014-06-04
FPGA-003\db\003.(14).cnf.hdb, 420 , 2014-06-04
FPGA-003\db\003.(15).cnf.cdb, 1268 , 2014-06-04
FPGA-003\db\003.(15).cnf.hdb, 806 , 2014-06-04
FPGA-003\db\003.(16).cnf.cdb, 6003 , 2014-06-04
FPGA-003\db\003.(16).cnf.hdb, 3313 , 2014-06-04
FPGA-003\db\003.(17).cnf.cdb, 5593 , 2014-06-04
FPGA-003\db\003.(17).cnf.hdb, 2392 , 2014-06-04
FPGA-003\db\003.(18).cnf.cdb, 21407 , 2014-06-04
FPGA-003\db\003.(18).cnf.hdb, 11679 , 2014-06-04
FPGA-003\db\003.(19).cnf.cdb, 4421 , 2014-06-04
FPGA-003\db\003.(19).cnf.hdb, 2980 , 2014-06-04
FPGA-003\db\003.(2).cnf.cdb, 16803 , 2014-06-04
FPGA-003\db\003.(2).cnf.hdb, 3319 , 2014-06-04
FPGA-003\db\003.(20).cnf.cdb, 1592 , 2014-06-04

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论


0 个回复

  • cun-book-also
    这是一个关于汉诺塔的书机,大家凑活用用,还可以(This is a book on Hanoi machine, chip in use to use, can also)
    2017-03-30 15:03:50下载
    积分:1
  • 智能家居
    智能家居控制,传感器搭配使用,方便快捷实惠(Smart home control, sensor collocation, convenient, fast and affordable)
    2020-06-24 18:40:02下载
    积分:1
  • 8b10b Verilog
    8bit/10bit编码Verilog实现(8bit/10bit Verilog Code)
    2018-09-18 10:29:44下载
    积分:1
  • Cesium基础知识讲解
    说明:  酷炫三维地球框架,cesium框架,web端展示三维球效果学习文档(Cool 3D Earth framework, cesium framework, web-based display of 3D ball effect learning document)
    2020-05-18 14:08:58下载
    积分:1
  • 一个雷达的模拟程序
    一个雷达的模拟程序-a radar simulation program
    2022-04-01 12:51:17下载
    积分:1
  • CapsNet-Tensorflow-master
    说明:  2017年10月,图灵奖得主Geoffrey Hinton在机器学习的顶级会议“神经信息处理系统大会(NIPS)”上发表了题为《胶囊之间的动态路由》(Dynamic Routine Between Capsules)的论文,提出了全新的深度学习方法——胶囊网络(In October 2017, Turing prize winner Geoffrey Hinton published a paper entitled "dynamic routing between capsules" at the top conference of machine learning "nips", and proposed a new deep learning method capsule network)
    2020-07-18 22:08:02下载
    积分:1
  • 我平时用来做数据封包用的源码。。易语言打开编辑
    我平时用来做数据封包用的源码。。易语言打开编辑-I usually used for data packet with the source. . Easy language to open Edit
    2022-08-06 20:39:08下载
    积分:1
  • droiyan在线服务器
    Droiyan Online Server
    2022-07-14 21:02:04下载
    积分:1
  • 一些非常有用的多
    一些很有用的小波包多尺度分解与重构的资料-Some very useful multi-scale wavelet packet decomposition and reconstruction of information
    2022-04-12 08:24:25下载
    积分:1
  • iSIGHT_ANSYS_Example
    iSIGHT集成ANSYS手机实例。 掌握isight如何过程集成商业软件ANSYS。 了解iSIGHT提供的优化,试验设计,回归建模这三种确定性方法。()
    2008-05-02 12:52:19下载
    积分:1
  • 696518资源总数
  • 104852会员总数
  • 8今日下载