登录
首页 » Others » FPGA实现FFT (设计报告+源代码)

FPGA实现FFT (设计报告+源代码)

于 2019-07-11 发布
0 139
下载积分: 1 下载次数: 3

代码说明:

甘地大学电子专业Ray Ranjan Varghese设计的FPGA实现FFT,采用的是单精度的浮点,采用IEEE745格式的浮点 ROM RAM的方式成功实现FFT,含有设计报告和设计源代码,并有测试文件,真的很不错。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • jsp+sql班级管理系统
    这是一款JSP+SQL做的计算机毕业设计作品。只能用于作业设计。
    2020-11-30下载
    积分:1
  • STC51低功耗加LoRA收发
    donny681-stc51_lora-master.zip 低功耗和lora收发.
    2020-11-28下载
    积分:1
  • matlab边缘跟踪
    【实例简介】function B=boundaries(BW,conn,dir) %输入二值图像,跟踪二值目标轮廓
    2021-11-18 00:33:51下载
    积分:1
  • QT计算器(功能全实现 支持15位小数)
    QT计算器:QT 计算器 键盘输入 窗口按钮输入 功能全实现 支持15位小数 HOHO~~~
    2020-12-03下载
    积分:1
  • Eclipse Luna 4.4.2 汉化包
    Java Eclipse Luna 4.4.2 汉化包,亲测,有效
    2020-12-09下载
    积分:1
  • 基于深度学习的图像分类和分割网络总结
    在此记下AlexNet等八个经典网络的架构、创新点等,以供参考。
    2021-05-06下载
    积分:1
  • SourceInsight 3.5 中文完美破解绿色版
    SourceInsight 3.5 中文完美破解绿色稳定版 本人一直使用
    2020-12-06下载
    积分:1
  • rdmat函数,可读取心电数据生成ECG心电图
    rdmat函数,可读取心电数据生成ECG心电图,亲测有效,读取.hea和.mat文件,把所有下载的数据和代码放在同一个文件夹。
    2020-11-30下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • 希尔伯特黄变换工具箱
    希尔伯特黄变换(HHT)、经验模式分解(EMD)
    2021-05-06下载
    积分:1
  • 696524资源总数
  • 103801会员总数
  • 61今日下载