登录
首页 » Others » 计算机应用自考 2018 数据库系统原理 04735(onenote文件,带课后题及答案)

计算机应用自考 2018 数据库系统原理 04735(onenote文件,带课后题及答案)

于 2020-03-12 发布
0 184
下载积分: 1 下载次数: 1

代码说明:

计算机应用自考 2018 数据库系统原理 04735 onenote 全书记录 带课后题及答案

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • zigbee经典著作,强烈推荐
    不同于一般的zigbee的书,本书从工程应用的角度对zigbee进行了全面的讲解,想学习Zigbee的理想读物,能够帮助你较快的理解zigbee协议,强烈推荐。
    2020-12-01下载
    积分:1
  • 半导体测试原理 Fundamentals of Digital Semi Testing
    半导体测试原理 Fundamentals of Digital Semi Testing,非常详细的参考资料,PDF格式,对于刚接触半导体测试的人员必看的资料哦
    2021-05-06下载
    积分:1
  • 毕业设计java图形图象处理
    毕业设计java图形图象处理,毕业设计java图形图象处理毕业设计java图形图象处理毕业设计java图形图象处理毕业设计java图形图象处理毕业设计java图形图象处理
    2020-11-30下载
    积分:1
  • ARM+DSP+CPLD开发板.rar
    【实例简介】ARM+DSP+CPLD开发板,可以作为参考来学习···
    2021-12-07 00:41:31下载
    积分:1
  • GARCH的matlab工具箱
    是matlab中的garch模型工具箱,包括多元garch模型的工具箱。
    2020-12-11下载
    积分:1
  • 软考信息安全工师历年真和答案 word版 无水印可打印
    软考信息安全工程师历年真题和答案 word版 无水印可打印
    2020-12-11下载
    积分:1
  • 小波包分解序,可以运行的,你值得拥有!
    自己构造一个数字信号,然后分解成3层,自己可以把信号换成自己的实验数据,进行分解就可以啦。可以的话,求评论。
    2020-07-02下载
    积分:1
  • 2018电子设计大赛(TI杯)D手势识别 全功能完成
    2018电子设计大赛(TI杯)D题手势识别 全功能完成包括 划拳( 1 2 3 4 5 )和猜拳(石头剪子布)通过IIC通讯协议 对FDC2214 进行配置和读取通过限幅滤波 和中位数滤波法 对数据进行处理由TFT LCD 屏幕进行显示具有不错的学习价值。
    2020-12-10下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • 多相滤波matlab仿真
    基于多相滤波的可行性的matlab仿真程序
    2020-07-02下载
    积分:1
  • 696518资源总数
  • 105540会员总数
  • 37今日下载