登录
首页 » Others » 多变量广义预测控制

多变量广义预测控制

于 2020-12-04 发布
0 478
下载积分: 1 下载次数: 6

代码说明:

matlab多变量广义预测控制实例仿真,附含例子的文档说明

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • VMware-ESXi-6.7.0-8169922增加RealTek8168网卡驱动(2-1)
    自己制作的VMware ESXi 6.7.0-8169922 版本ISO,增加了RealTek 8168网卡驱动,适合网卡是RealTek的服务器或者台式机安装ESXi,实测可用. 实测可用硬件环境如下: Dell OptiPlex 3060台式机 CPU: i7-8700 内存:16G 网卡: RealTek 8168解压缩密码 : you_can_do_it
    2020-12-06下载
    积分:1
  • DFT算法谐波分析源代码
    用DFT算法和查表的方法实现电力系统各种参数的分析
    2020-11-27下载
    积分:1
  • BP神经网络的c++实现 源码下载
    用c++实现了BP神经网络类,文件中含有测试数据,测试效果良好,关于该BP神经网络类的实现原理,参考本人关于BP神经网络叙述的博客http://blog.csdn.net/hjkhjk007/article/details/9001304
    2020-12-06下载
    积分:1
  • 基于粒子群算法的多目标搜索算法
    基于粒子群算法的多目标搜索算法,结合具体的案例进行了分析,验证了粒子群算法的可行性
    2020-12-10下载
    积分:1
  • GIS框架式开发平台:地理信息系统框架式开发平台.pdf
    OGIS框架式开发平台是对GIS行业应用系统开发项目的深入研究与总结基础上,精心设计研发的供GIS公司进行二次开发的产品级平台组件.平台封装了GIS系统的通用功能,各功能独立、设计合理、使用方便, 开发人员不需编写过多即可完成功能复杂的软件项目。从而达到降低开发难度、缩短开发周期、快速实时项目的目的,在GIS市场需求迅速扩张的环境下,让更多的公司更加容易进行GIS项目的实时,降低超额的人力成本,提高公司核心竞争力。 平台主要由两部分组成: 基础组件: 基础组件作为平台的组件库,各功能级模块进行封装,提供方便的调用接口. 项目级开发框架:通过组件进行搭建的GIS通用软件系统框架,盖含空间数据源管理、系统图层树管理配置、地图符号化配置、地图标注配置、 空间数据查询检索、缓冲区分析、数据输出、制图输出、图面元素标绘等功能,用户在实施项目时,获取框架源码后,只需在基础上添加业务级功能.
    2019-08-22下载
    积分:1
  • STM32在uCOS-II串口通信工
    STM32在uCOS-II串口通信工程,适合初学者参考。
    2020-12-10下载
    积分:1
  • AnomalyDetectionCVPR2018-master工
    AnomalyDetectionCVPR2018-master工程,用于异常事件检测,异常行为识别等
    2021-05-07下载
    积分:1
  • 康华光-电子技术基础(第六版)模拟部分教学课件.zip
    【实例简介】康华光-电子技术基础(第六版)模拟部分教学课件.zip 内含配套ppt 希望能够帮到大家~
    2021-12-01 00:34:34下载
    积分:1
  • DSP实验报告DSP实验报告
    DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告
    2021-05-06下载
    积分:1
  • 基于FPGA的直流电机
    ①定义输出或输入为直流电能的旋转电机,称为直流电机,它是能实现直流电能和机械能互相转换的电机。 ②用PWM(Pulse Width Modulation)方式来控制转速;通过脉冲波输入的引脚来控制方向。 ③本实验中采用RF-310T-11400型号直流电机,同时配有光耦测速模块。通过检测输出脉冲来检测电机转速。 基于FPGA的直流电机/基于FPGA的直流电机 ├── dc1 │   ├── db │   │   ├── cmpr_kkg.tdf │   │   ├── dc1.(0).cnf.cdb │   │   ├── dc1.(0).cnf.hdb │   │   ├── dc1.(1).cnf.cdb │   │   ├── dc1.(1).cnf.hdb │   │   ├── dc1.(10).cnf.cdb │   │   ├── dc1.(10).cnf.hdb │   │   ├── dc1.(11).cnf.cdb │   │   ├── dc1.(11).cnf.hdb │   │   ├── dc1.(12).cnf.cdb │   │   ├── dc1.(12).cnf.hdb │   │   ├── dc1.(2).cnf.cdb │   │   ├── dc1.(2).cnf.hdb │   │   ├── dc1.(3).cnf.cdb │   │   ├── dc1.(3).cnf.hdb │   │   ├── dc1.(4).cnf.cdb │   │   ├── dc1.(4).cnf.hdb │   │   ├── dc1.(5).cnf.cdb │   │   ├── dc1.(5).cnf.hdb │   │   ├── dc1.(6).cnf.cdb │   │   ├── dc1.(6).cnf.hdb │   │   ├── dc1.(7).cnf.cdb │   │   ├── dc1.(7).cnf.hdb │   │   ├── dc1.(8).cnf.cdb │   │   ├── dc1.(8).cnf.hdb │   │   ├── dc1.(9).cnf.cdb │   │   ├── dc1.(9).cnf.hdb │   │   ├── dc1.asm.qmsg │   │   ├── dc1.asm_labs.ddb │   │   ├── dc1.cbx.xml │   │   ├── dc1.cmp.bpm │   │   ├── dc1.cmp.cdb │   │   ├── dc1.cmp.ecobp │   │   ├── dc1.cmp.hdb │   │   ├── dc1.cmp.logdb │   │   ├── dc1.cmp.rdb │   │   ├── dc1.cuda_io_sim_cache.45um_ff_1200mv_0c_fast.hsd │   │   ├── dc1.cuda_io_sim_cache.45um_ss_1200mv_85c_slow.hsd │   │   ├── dc1.db_info │   │   ├── dc1.eco.cdb │   │   ├── dc1.eds_overflow │   │   ├── dc1.fit.qmsg │   │   ├── dc1.fnsim.cdb │   │   ├── dc1.fnsim.hdb │   │   ├── dc1.fnsim.qmsg │   │   ├── dc1.hier_info │   │   ├── dc1.hif │   │   ├── dc1.map.bpm │   │   ├── dc1.map.cdb │   │   ├── dc1.map.ecobp │   │   ├── dc1.map.hdb │   │   ├── dc1.map.logdb │   │   ├── dc1.map.qmsg │   │   ├── dc1.map_bb.cdb │   │   ├── dc1.map_bb.hdb │   │   ├── dc1.map_bb.hdbx │   │   ├── dc1.map_bb.logdb │   │   ├── dc1.pre_map.cdb │   │   ├── dc1.pre_map.hdb │   │   ├── dc1.psp │   │   ├── dc1.root_partition.cmp.atm │   │   ├── dc1.root_partition.cmp.dfp │   │   ├── dc1.root_partition.cmp.hdbx │   │   ├── dc1.root_partition.cmp.logdb │   │   ├── dc1.root_partition.cmp.rcf │   │   ├── dc1.root_partition.map.atm │   │   ├── dc1.root_partition.map.hdbx │   │   ├── dc1.root_partition.map.info │   │   ├── dc1.rtlv.hdb │   │   ├── dc1.rtlv_sg.cdb │   │   ├── dc1.rtlv_sg_swap.cdb │   │   ├── dc1.sgdiff.cdb │   │   ├── dc1.sgdiff.hdb │   │   ├── dc1.signalprobe.cdb │   │   ├── dc1.sim.cvwf │   │   ├── dc1.sim.hdb │   │   ├── dc1.sim.qmsg │   │   ├── dc1.sim.rdb │   │   ├── dc1.simfam │   │   ├── dc1.sld_design_entry.sci │   │   ├── dc1.sld_design_entry_dsc.sci │   │   ├── dc1.sta.qmsg │   │   ├── dc1.sta.rdb │   │   ├── dc1.sta_cmp.8_slow_1200mv_85c.tdb │   │   ├── dc1.syn_hier_info │   │   ├── dc1.tis_db_list.ddb │   │   ├── dc1.tiscmp.fast_1200mv_0c.ddb │   │   ├── dc1.tiscmp.fastest_slow_1200mv_0c.ddb │   │   ├── dc1.tiscmp.fastest_slow_1200mv_85c.ddb │   │   ├── dc1.tiscmp.slow_1200mv_0c.ddb │   │   ├── dc1.tiscmp.slow_1200mv_85c.ddb │   │   ├── dc1.tmw_info │   │   ├── logic_util_heursitic.dat │   │   ├── mux_96e.tdf │   │   ├── mux_cqc.tdf │   │   ├── mux_m6d.tdf │   │   ├── mux_src.tdf │   │   ├── prev_cmp_dc1.asm.qmsg │   │   ├── prev_cmp_dc1.fit.qmsg │   │   ├── prev_cmp_dc1.map.qmsg │   │   ├── prev_cmp_dc1.qmsg │   │   ├── prev_cmp_dc1.sim.qmsg │   │   ├── prev_cmp_dc1.sta.qmsg │   │   └── wed.wsf │   ├── dc1.asm.rpt │   ├── dc1.bdf │   ├── dc1.done │   ├── dc1.fit.rpt │   ├── dc1.fit.smsg │   ├── dc1.fit.summary │   ├── dc1.flow.rpt │   ├── dc1.map.rpt │   ├── dc1.map.summary │   ├── dc1.pin │   ├── dc1.qpf │   ├── dc1.qsf │   ├── dc1.qws │   ├── dc1.sim.rpt │   ├── dc1.sof │   ├── dc1.sta.rpt │   ├── dc1.sta.summary │   ├── dc1.vwf │   ├── dcmotor1.bsf │   ├── dcmotor1.vhd │   ├── dcmotor2.vhd │   ├── dcmotor3.vhd │   ├── dcmotor4.vhd │   ├── dcmotor4.vhd.bak │   ├── incremental_db │   │   ├── README │   │   └── compiled_partitions │   │       ├── dc1.root_partition.cmp.cdb │   │       ├── dc1.root_partition.cmp.dfp │   │       ├── dc1.root_partition.cmp.hdb │   │       ├── dc1.root_partition.cmp.kpt │   │       ├── dc1.root_partition.cmp.logdb │   │       ├── dc1.root_partition.cmp.rcfdb │   │       ├── dc1.root_partition.cmp.re.rcfdb │   │       ├── dc1.root_partition.map.cdb │   │       ├── dc1.root_partition.map.dpi │   │       ├── dc1.root_partition.map.hdb │   │       └── dc1.root_partition.map.kpt │   ├── key_check.vhd │   ├── key_check.vhd.bak │   ├── mux1.vhd │   ├── rate.vhd │   └── xianshi.vhd └── 新建 Microsoft Word 文档.docx 4 directories, 146 files
    2021-08-17 00:31:15下载
    积分:1
  • 696518资源总数
  • 105873会员总数
  • 12今日下载