登录
首页 » Others » CefSharp 57 例子

CefSharp 57 例子

于 2020-12-05 发布
0 268
下载积分: 1 下载次数: 2

代码说明:

CefSharp是一个针对.NET(WPF和Windows) Chromium 57 内核的应用项目

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • Delaunay三角网生成算法
    Delaunay三角网生成算法
    2020-12-02下载
    积分:1
  • SD卡SPI模式初始化和读取Verilog代码及相应仿真模型
    Verilog SD卡SPI模式初始化和读取Verilog代码及相应仿真模型,其中仿真模型仅支持 CMD0 CMD8 CMD55 CMD41完成SD卡初始化 及CMD17读取数据,供各位参考指正。
    2020-12-05下载
    积分:1
  • 用MFC写的UDP协议下的局域网内的文件传输
    这是用MFC编写的用UDP协议实现的局域网内的文件传输,服务器和客户端是同一个程序,含有代码和可执行程序
    2021-05-07下载
    积分:1
  • U盘电路图--原理图.rar
    【实例简介】U盘电路图:收集了8种U盘原理图,包括OTI 6808系列、AU9384(5)方案U盘电路图、icreate5062原理图、pp2201方案U盘电路图、安国AU9380方案U盘电路图、安国AU9384主控U盘电路图、SD卡U盘电路图 等
    2021-11-08 00:33:30下载
    积分:1
  • 华为软件研发上机试和答案.pdf
    【实例简介】华为软件研发的上机试题和答案 感兴趣的可以看看
    2021-11-26 00:37:06下载
    积分:1
  • 用QT封装的操作各类数据库的接口类
    用QT 封装的操作Sql server,MySql,SQLite,ODBC数据库的接口类,我在QT5.8下使用没问题,非常好用!
    2020-12-06下载
    积分:1
  • STATCOM静止同步补偿器仿真模型,PSCAD平台
    【实例简介】STATCOM静止无功补偿器仿真模型,PSCAD平台下编写,可正常运维,无报警,建议PSCAD4.3以上版本可用。 学校毕设版本,经过导师亲自调试完成,可流畅运行无压力。 静止同步补偿器(STATCOM)是一种并联型无功补偿的FACTS装置,它能够发出或吸收无功功率,并且其输出可以变化以控制电力系统中的特定参数。一般的,它是一种固态开关变流器,当其输入端接有电源或储能装置时,其输出端可独立发出或吸收可控的有功和无功功率;它可在如下方面改善电力系统功能:动态电压控制,功率振荡阻尼,暂态稳定,电压闪变控制等。与传统的无功补偿装置相比,STATCOM具有调节连续、谐波小、损耗低、运行范围宽、可靠性
    2021-11-19 00:36:42下载
    积分:1
  • Hopfield神经网络解决 TSP
    Hopfield神经网络解决 TSP问题 利用神经网络解决组合优化问题是神经网络应用的一个重要方面。所谓组合优化问题,就是在给定约束条件下,使目标函数极小(或极大) 的变量组合问题。将Hopfield 网络应用于求解组合优化问题,把目标函数转化为网络的能量函数,把问题的变量对应到网络的状态。这样,当网络的能量函数收敛于极小值时,问题的最优解也随之求出。由于神经网络是并行计算的,其计算量不随维数的增加而发生指数性“爆炸”,因而对于优化问题的高速计算特别有效。
    2020-12-04下载
    积分:1
  • STK中文用户手册.pdf
    STK中文用户手册.pdf
    2020-06-17下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • 696518资源总数
  • 106182会员总数
  • 24今日下载