登录
首页 » Others » ssm文档管理系统 毕设

ssm文档管理系统 毕设

于 2020-12-06 发布
0 61
下载积分: 1 下载次数: 1

代码说明:

这是之前做的一个文档管理系统,有完整源码和数据库和相关文档,非常详细,后端ssm框架,数据库用的是mysql,稍微改装可以直接作为毕业设计或者课程设计。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 单相PWM整流器开环仿真Simulink模型参考(20KHz开关频率)
    单相PWM整流器开环仿真Simulink模型参考(20KHz开关频率)
    2020-11-04下载
    积分:1
  • 哈夫曼码-文件压缩
    【实例简介】哈夫曼编码-文件压缩,数据结构作业,C语言 用哈夫曼树对ASCII文件进行压缩,编码后得到实际压缩的文件,同时还有解码功能,界面的效果 文件夹中含程序的多个版本,分别是代表程序编写是的不同阶段 程序使用C编写,代码功能完善
    2021-11-16 00:41:36下载
    积分:1
  • 基于Gh0st3.8修改译成功的远控制源代码
    基于Gh0st3.8修改编译成功的远程控制源代码。仅供学习,不要做坏事!
    2020-12-06下载
    积分:1
  • 动漫知识图谱代码及关系文件
    bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍bilibili所有番剧的详情的知识图谱构建,相关博客中有介绍
    2020-12-06下载
    积分:1
  • Cesium生成离线terrain地形数据所需所有序及详细说明
    根据DEM地形tif文件,生成Cesium可用的离线terrain地形,本附件包括所有使用到的程序及详细步骤说明,木遥原创整理,验证可用,并写了所有详细注意点说明。
    2021-05-06下载
    积分:1
  • CFD,基于有限体积法的,Roe以及AUSM+up格式的C语言序-CFD
    【实例简介】不用说了,很好的源代码分享一下,边看边学很有用
    2021-11-16 00:35:50下载
    积分:1
  • 图像分割 grabcut C++版本的源码,包含max-flow源码
    用于图像分割的grabcut, 而且非opencv版本,是c++源码,并有max-flow源码,可以用于其它图求解。程序支持mask和矩形框两种输入,并附有样图和结果图。详细原理请参考文献:"GrabCut" - Interactive Foreground Extraction using Iterated Graph Cuts
    2020-12-01下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • matlab对各种光纤光栅的仿真
    matlab对各种光纤光栅的特性参数的仿真代码。
    2020-06-29下载
    积分:1
  • px4飞控源码
    px4飞控源码,来自github。。。。。。。。。。。。。。。。
    2020-12-03下载
    积分:1
  • 696524资源总数
  • 103886会员总数
  • 81今日下载