登录
首页 » Others » 各种系统架构图与详细说明

各种系统架构图与详细说明

于 2020-12-11 发布
0 266
下载积分: 1 下载次数: 1

代码说明:

各种系统架构图与详细说明,共享平台逻辑架构设计,等多种平台设计分析。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 用matlab给图像分块并保存子图源码
    得到任意一张图片,将图片等分成3*3的块,然后将各个块保存起来。
    2020-12-10下载
    积分:1
  • EGM2008计算
    EGM2008重力模型计算,比EGM96模型更精确,采用通用格式,可计算单点或多点或者一文本格式计算,转载通用。
    2020-12-07下载
    积分:1
  • DevComponents.DotNetBar破解全集,其中有个含商业源码
    本控件提供了一些很漂亮的UI控件,比如Office 2000或OfficeXP 风格的菜单、工具条、“OfficeXP like Task Panes”和Tabbed Dockable 窗体,其中含有DotNetBar83Source商业源码,共计9个版本的破解!欢迎下载试用!绝不可用于商业行为,如觉此控件不错,请购买正版,支持软件发展!
    2020-12-09下载
    积分:1
  • dsp序包大全 有基本的实验fir iir等
    1、 DSP基本开发实验(熟悉CCS和DSP基本开发流程)2、 I/O控制实验(获取按键值并驱动LED显示)3、 中断设计实验4、 定时器实验5、 DMA实验6、 McBSP1接口实验7、 DSP/BIOS实验8、 音频Codec芯片AIC23数据采集回放实验9、 离散傅立叶变换DFT10、 无限冲击响应滤波器(IIR)算法实验11、 有限冲击响应滤波器(FIR)算法实验12、 实数快速傅立叶变换(FFT)算法实验
    2021-05-06下载
    积分:1
  • 电力系统潮流计算Matlab序代码
    使用Matlab编写的电力系统潮流计算程序,可进行各种网络拓扑的潮流计算。是一个通用程序。
    2020-12-02下载
    积分:1
  • 110KV变电站降压接地网平面总布置CAD图
    【实例简介】110KV变电站降压接地网平面总布置CAD图 接地网方案图纸下载
    2021-11-07 00:31:44下载
    积分:1
  • Codejock.Xtreme.Toolkit.Pro.v15.3.1 正式版含注册机
    【实例简介】Codejock Xtreme Toolkit Pro与Bcgcontrolbar属于同级别的高级界面库,压缩包内含Codejock.Xtreme.Toolkit.Pro.v15.3.1 正式完整版安装程序,及ZWT组织写的注册机。
    2021-11-16 00:33:46下载
    积分:1
  • RINEX格式的GPS观测文件matlab读取序(附测试数据)
    RINEX格式的GPS观测文件matlab读取程序(附测试数据),建议读者先弄清楚RINEX的格式,然后再来根据需要修改代码
    2020-11-28下载
    积分:1
  • 应用统计学因子分析与主成分分析案例解析+SPSS操作分析
    讲解了主成分分析和因子分析的概念和区别,并带有SPSS分析的示例,简单易懂!
    2020-11-30下载
    积分:1
  • 红色飓风E45开发板实验手册与用户手册
    红色飓风E45 FPGA开发板的实验手册与用户手册,很好的学习资料REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册目录前言实验指导手册使用说明:第一章使用介绍1概述2lSL122设计过程63建立工程设计输入5设计仿真6综7管脚分配148设计实现159程序下载.1610调试与在线逻辑分析仪的使用19第二章数字电路与数字系统实验第一部分基础实验实验一3/8译码器.25实验二十进制计数器实验36-实验三按键及拨仍开关实验实验四蜂鸣器“梁祝”乐曲演奏38实验五LLD流水灯实验.实验六数码管扫描显小-40-实验七字符型ICD显示实验43-第二部分中级实验实验八串口通信实验45实验九VGA输出八色彩条实验-49-实验十VGA显示乒乓球实验实验十一PS2显示LCD实验实验十二PS2显小串口实验56实验十三PS2鼠标显示LED实验实验十四分频器设计实验实验十五正弦函数发生器实验…实验十六AD转换实验68-第三部分高级实验实验十七IR滤波器实验|八USB输入输出实验∴…实验十九音频输入输出实验…∴84-北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册第四部分存储器实验实验二|双口RAM仿真实现85实验二十一SRAM读写实验…-86实验二十二 EEPROM读写实验-89-实验二十三 SDRAM读写实验第五部分软嵌入式系统操作讲解北京威视锐科技有限公司Web(中国)(国际REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册第一章使用介绍概述ISE是使用ⅩLLNX的FPGA的必备的设计工具,它可以完成FPGA开发的全部流程,包括设计输入、仿真、综合、布局布线、生成BIT文件、配置以及在线调试等,功能非常强大,对于大多数FPGA设计者米说,使用ISE就可以完成设计任务,取得满意的效果。这个实验手册针对的ⅠSE版木是12.2,ISD12.2增强了部分可重配置功能,逻辑综合平均速度提升了2倍,大型设计实施运行速度加快了1.3倍,同吋强化了嵌入式设计的方法。当然,用其他版本的ISE也能进行手册上的实验。北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册设计过程设计验证设计输入行为仿真综功能仿真设计实现「静态时序时序仿真配置下载在线调试图1.2.1ISE设计过程建立工程双击桌面上的 Xilinx ise12.2的快捷图标启动ISE集成开发环境。新建工程,如图1.3.1,1.3.2和1.33所示:北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册Enter a name locatios, and comment for the projectsmp日LI:V3FPGh1Worki:g Directory: D: V3FPGhTop-levelP比LLMlxg工nf图1.3.1Project SettinGspecify device and project propertie⊥ ow for thErice距CES瓶45Loperty Specification in Project Fiore notrdefault values olyAnalysis stV山L3三b1。 Message fi1tCancel图1.32北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册File edit y1E No single design modile4回5图1.3在新建工程时,需要注意一下几点(1)工程名,最好用英文不要有汉字,因为ISE下有些工具对于含有汉字的文件目录支持不是很好。(2)仿真工具 Modelsim-SE是第三方软件,需要另外安装。也可使用ISE自带的Isim。设计输入1.设计输入就是将一个概念设计转换为使件描述的过程。可以利川多种不同方式打开新建源代码智能向导,如图1.4.1所示:2.ISE支持多种新建文件类型,如图14.2所示:IP( coregen& Architecture Wizard)ISE软件中提供的各种IP。Schematic:原理图源代码。User document:用户文档。● Verilog Module: Verilog模块Verilog Test Fixture: erilog模块测试激励北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentN∈ FPGA Design Expert红色飓风E45实验手册● VHDL Module:VHDL模块VHDL Library:VHDL厍文件。VHDL Package:VHDL包文件。● Embedded Processor:嵌入式处理器文件等各种不同的类犁。seISE Project Navi gator (M63c)-D:v3FPGAex ample.xiseFile edit View Project Source PrTools indow LHelp百Ⅹview:图mp1 em entail M Si熊部145-3fge484新建源文件Lew SourceThe vie目 dd sourceFiles. yorAdd Copy of SourccommanManual Compile OrderTEnu anp工 mplement Top ModuleprOpRFile/Path Displ图1.4.1新建源代码方式selecrca type, file name and its lD目P地Verilog Modulverilog fes. F:FilMore lntHCancel北京威视锐科技有限公司Web(中国)(国际)REDOSimple DevelopmentCYCLONE FPGA Design Expert红色飓风E45实验手册图1.4.2工程所支持的文件格式3. Verilog或VHDL源代码输入模板ISE软件提供了很多源代码模板用使用者参考设计,如图1.4.3所示:I: 13FFile edit vien prL4□百XW队a:M3m,/ Notc: CLI muot bc dcfinc回amyl彐中□ Levice fEcr I,ss begi白uk3Lnu1u拜PER-D/2sRu⊥,LBE tTon-50% Duty C由-□卫1ays9|2n中 c synthesize-XsT由2 Implant3ai8DesLanguage Tenlates EError且Br0rs四【x出1AC的11s取:图14.3源代码模板4.源代码语法检查。源代码设计完成后,在进行其他操作以前需要先对设计源代码进行语法检查,保证没有语法错误。双 Synthesize -XST下的 Check Syntax,即进行语法检查,如图1.44所示:北京威视锐科技有限公司Web(中国)(国际)
    2020-11-30下载
    积分:1
  • 696516资源总数
  • 106918会员总数
  • 4今日下载