登录
首页 » Others » Spire.doc安装及dll文件

Spire.doc安装及dll文件

于 2021-05-06 发布
0 509
下载积分: 1 下载次数: 2

代码说明:

通过安装该库及引用其dll文件,可实现对word的复杂的操作

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 全志 F1C600完整手册
    The F1C600 processor represents Allwinner’s latest achievement in mobile applications processors. The processor targets the needs of boombox markets. F1C600 processor is based on the ARM9 CPU architecture with a high degree of functional integration. F1C600 supports Full HD video playback, iAllwinnerTechnologyRevision HistoryRevision historyVersionateDescriptionV1.0NoV10,2015nitia|Re|ease∨ersⅰonF10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservedPage 3AllwinnerTechnologyRevision HistoryTable of contentsDeclaration2Revision histeD。着,着垂Table of contents.:::::.:::::1:4Chapter 1.About This Documentation361.1 Documentation overview36Chapter 2 Overview....372.1 Processor features2.1.1, CPU Architecture2.2. Memory Subsystem....................382.2.1. Boot rom382.2.2 SDRAM382.2.3. SD/MMC Interface..:::··:·.:::::..:·.:::::::::::··:382.3. System Peripheral.382.3.1. Timer.382.3.2.|NT392.3.3.CCU392.3.4.DMA,392.3.5.PWM,392.4. Display subsystem39241. Display engine…,,…...:::::392.4.2. Display output.....39F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservecPage 4AllwinnerTechnologyRevision History2.5. Video Engine26.| mage Subsystem…D看看1,翻看、·着国,着,,,面面,2.6.1.CS|4看402.6. 2 CVBS Input402. 7. Audio Subsystem2.7.1, Audio codec2.8. System Peripherals2.8.1.USB2.00TG412.8.2. KEYADC412.8.3.Tl:::::412.8.4. Digital Audio Interface.....................2.8.5.UART412.8.6.SP412.8.7.TW|422.8.8.CIR422.8.9,RSB422.8.10.OWA.422.9 Package422.10. System block Diagram43Chapter3. System..........................,443.1. Memory Mapping….453.2. CCU2463.21 Overy3.2.2, FeatureF10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservecPage 5AllwinnerTechnologyRevision History3.2.3. Functionalities Description3.23.1. System bus….:.:::..a...:::::::非3.23.2 Bus clock tree473.2.4. CCU Register List…….473.2.5. CCU Register Description483.2.5. 1 PLL CPU Control Register3.2.5.2. PLL AUDIO Control register......................493.2.5.3. PLL VIDEO Control Register503.2.5.4. PLL VE Control Register513.2.5.5. PLL DDR Control Register3.2.5.6. PLL PERIPH Control Register...............523.2.5.7. CPU Clock Source register533.2.5.8. AHB/APB/HCLKC Configuration Register543.2.5.9. Bus Clock Gating Register O.......553.2.5. 10. Bus Clock Gating Register 1................553. 2.5.11. Bus Clock Gating Register 2563.2.5.12. SDMMCO Clock Register583.2.5.13. SDMMCl Clock Register.58325.14. DAUDIO Clock Register……593.2.5.15. OWA Clock Register.........................593.2.5.16. CIR Clock Register.603.2.5.17. USBPHY Clock Register603.2.5. 18 DRAM Gating register.603.2.5. 19 BE Clock Register61F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservecPage 6AllwinnerTechnologyRevision History3.2.5.20. FE Clock Register623. 2.5.21. TCON Clock Register623.2.5.22. De-interlacer Clock Register623.2.5.23. TVE Clock Register∴633.25.24. TVD Clock Register……643.2.5.25. CSI Clock Register643.2.5.26. VE Clock Register.......653.2.5.27. AUDIO CODEC Clock Register653.2.5.28. AVS Clock Register.653.2.5.29. PLL Stable Time register 0653.2.5.30. PLL Stable Time Register 1...............................................................653.2.5.31. PLL CPU Bias register663.2.5.32. PLL AUDIO Bias Register663.2.5.33. PLL VIDEO Bias Register663.2.5. 34 PLL VE Bias Register673.2.5.35.PLL_ DDR Bias Register…..,…,…,…673.2.5.36.PLL_PER| PH Bias Register……673.2.537.PLL_ CPU Tuning Register.……683.2.5.38. PLL DDR Tuning Register683.2.5.39. PLL AUDIO Pattern Control register........................693.2.5.40. PLL VIDEO Pattern Control Register.693.2.5. 41. PLL DDR Pattern Control Register3.2.5.42. Bus Software Reset Register O..3.2.5.43. Bus Software Reset register 1F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservecPage 7AllwinnerTechnologyRevision History3.2.5.44. Bus Software Reset Register 23.2.6. Programming guidelines3.2.6.1.PLL4看3.2.6.2.BUS3.3. Timer743.3 1. Overvi翻着看743.3.2, Feature…743.3.3. Functionalities Description..743.3.3.1. Typical Applications743.3.3.2. Functional block Diagram753.3.4.Timer Register List.......................753.3.5. Timer Register Description3.3.5.1. Timer IRQ Enable Register...763.3.5.2. Timer iRQ Status Register3.3.5.3. Timer 0 Control Register3.3.5.4. Timer o Interval value register .................................3.3.5.5. Timer 0 Current Value Register3.3.5.6. Timer 1 Control Register....3.3.5.7. Timer 1 Interval value register,7933.58. Timer1 Current Value Register…....…793.3.5.9. T imer 2 Control register3.3.5.10. Timer 2 Interval value Register803.3.5. 11 Timer 2 Current Value register3.3.5. 12 AVS Counter Control Register81F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservedPage 8AllwinnerTechnologyRevision History3.3.5.13. AVS Counter O Register.81335.14. AyS Counter1 Register.,,…,;…,…,…,…813.3.5.15. AVS Counter Divisor Register….,.,,,,…,,…3.3.5.16. Watchdog irQ Enable Register.………823.3.5.17. Watchdog statusster823.3.5.18. Watchdog Control Register83335.19. Watchdog Configuration Register……,,,…833.3.5.20. Watchdog Mode register....833.3.6. Programming Guidelines843.3.6.1. Timer,,84336.2. Watchdog….…843. 4, PWM853.4.1. Overview853.4.2 Feature853.4.3. Functionalities Description853. 1. Functional Block Diagram......着,着面853.4.4. Operation Principle863. 4.4.1. PWM output pins863.4.5. PWM Register List……3.4.6. PWM Register Description.....................3.4.6.1. PWM Control Register.3.4.6.2. PWM Channel 0 Period Register883.4.6.3. PWM Channel 1 Period register893.5.NTC.90F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservedPage 9AllwinnerTechnologyRevision History3.5.1. Overview903.5.2, Feature.:..:.:::::a:::.:::.:.a..:::::.:::::903.5.3. Functionalities Description903.5.3.1. Functional Block Diagram903.5.4.Interrupt source913.5.5. INTC Register List.....................................3.5.6. INTC Register Description…923.5.6.1. Interrupt Vector Register.……923.5.6.2. Interrupt base Address register933.5.6.3. NMI Interrupt Control Register933.5.6.4. Interrupt irQ Pending register o933.5.6.5. Interrupt iRQ Pending register 1...............933.5.6.6. Interrupt Enable register o933.5.6.7. Interrupt Enable Register 1.............933.5.6.8. Interrupt Mask register 0943.5.6.9. Interrupt Mask Register 1.::::943.5.6.10. Interrupt Response Register O.......943.5.6.11. Interrupt Response Register 1943.5.6.12. Interrupt Fast Forcing register 0943.5.6.13. Interrupt Fast Forcing Register 1....................................................................953.5.6. 14 Interrupt Source Priority Register O953.5.6.15. Interrupt Source Priority Register 1...973.5.6.16. Interrupt Source priority register 21003.5.6. 17 Interrupt source priority register 3102F10600 User Manual( Revision 1.0)Copyright O2015 Allwinner Technology. Co, Ltd. All Rights ReservedPage 10
    2020-11-28下载
    积分:1
  • 普通最小二乘法回归_源码数据
    普通最小二乘法回归_源码数据包含 数据集 Cal_housing.csv ,源码 ExistData.py ,SimulateData.py
    2020-12-08下载
    积分:1
  • 微带线滤波器设计
    通过ADS软件进行微带滤波器的设计,同时采用ADS软件的优化方法,对微带滤波器进行优化。最后采用后仿真验证结果是否正确。山国武技文在线微带滤波器设计集中参数向微带分布参数的转变在微波电路中,微带传输线其实就是个分布参教电路,常用微带结构来模拟集总元件咆感和电容,以实现所需的微波电路。我们利用平行耦合线构成的倒置转换器电路来实现电路中谐振电路的并联耦合,图经变换后的电路如图为只含并联电感的低通原型,反之对图可变换成只有串联电感的低迸原型c,Pant"21+11图只含一种元件的低通原型根据分段待输入阻抗导纳等效法得出由低通原型滤波器得到变形低通原型滤波器后,再利用带通滤波器与低通原型的频率变換关系,将变形低通电路中的并联电容或串联电感变换成带通滤波器的并联谐振电路或串联谐振电路如图所示,便构成了微波带通滤波器的等效电路。5图含倒置转换器电路的等效低通原型滤波器显然,用半波长来代替谐振电路,再通过微带间的耦合,即转换器,来实现微带带通滤波器微带滤波器实例微带滤波器的指标为:通带频率通带内波纹指数为,阻带边频±外衰减大于。则为我们根据式得具有波纹的阶切比雪夫滤波器的元件参数为再利用公式计算出奇偶模特性阻抗得计算结果如表。山国武技文在线表奇偶模特性阻抗值0213604]6062950.(417548000031824846516400318200417548.00521802136041.606295这样,可以利用软什如图来计算微带尺寸。a LineCalc/unt itedMSUB DEFAULIompohert arameters48460150247381900模块通过上面计算,即可设计出微带结构带电路,结构如图中结构所示。仿真优化上面计算出米的微带尺寸是非常不精确的,图是对其尺寸的仿真,对可以看出仿真出来的通带中心频率与设计频率有很大差别,中心频率偏移到这是由上面一系列的计算而导致的误差所造成的。为此,我们要借助软什对其优化。山国利技记文在线eq图传输、反射系数曲线中优化电路如图,因为单位耦合微带线主要有三个因素即长度,宽度,和距离。要想调整其中心频率,我们可以改变参数来进行优化,对于和,相对来说影响不大网【"[中口T468490p4t0LdIL-1. 0[HeH I mmd luI0自M|zHHE 0:H03; Thi759rm0887253mrl=mn3650mmPTIMH=[.984422 mHms-0681963 n L=xI mmm式arae="$式a="世m的时aan会"P东mh式 ancekartes"sP1seeC〓Pn才r=y图优化电烙结构进行多次优化后达到了我们所需要的效果,相关传输系数和反射系数,以及群延时分别如图所示山国武技文在线增四(a feq, GHz(b) req, GHz图参数及群延时由优化后的原理图生成的版图如图所示。接下来我们还可以对电跻版图进行矩量法仿真图微带版图这种版图的仿真是采用矩量法直接对电磁场进行计算得出的可将其仿真作为对原理图设计的验证。但有时版图仿真结果与原理图仿真结果还是存在差异那就得回到上一步对结构参数再次进行优化直到版图仿真结果满意如图所示。201c0图微带版图仿真曲线()山国武技文在线结语利用软件来设计微带带通滤波器使设计的工作量大大减少,并且能够提高精度和效率降低成本。但要设计出高性能的微带带通滤波器还需考虑更多的因素。总之,利用软件来设计给设计者带来了方便。参考文献杨爱琴,李小平滤波器的发展与展望电子科技,清华人学《徽带电路》编写组微带电路。北京:人民邽电出版社,。
    2020-12-07下载
    积分:1
  • 简易频谱分析仪[2005年电子大赛等奖].
    【实例简介】简易频谱分析仪[2005年电子大赛一等奖].
    2021-10-29 00:32:33下载
    积分:1
  • 基于STM32的简易示波器
    本人经过一周左右的摸索,终于把着个简易示波器的代码搞定,如有什么缺点,请大家多多指正
    2020-12-05下载
    积分:1
  • 三角函数(包括反三角函数)不调用库实现,可以取代math库
    三角函数包括反三角函数的实现,基本思想是利用泰勒级数。鉴于反三角函数ACOS在0.9-1的时候利用直接利用泰勒级数时收敛很慢的缺点,比较ulicx作了优化,使得精度和时间都达到了自己预期。适用于在嵌入式环境下不好实用math库的项目
    2020-12-11下载
    积分:1
  • 基于乘积量化的快速特征匹配
    用matlab实现了基于乘积量化的快速sift特征匹配,相比于传统的特征比配方法,提高了匹配的速度。
    2020-12-09下载
    积分:1
  • 数控电压源及其Proteus仿真.rar
    【实例简介】包括全部代码 原理图 同时实物我们也开发出来了 可以说资料非常的全
    2021-12-13 00:49:30下载
    积分:1
  • UCB CS294 深度强化学习中文笔记(谢天)
    UCB CS294 深度强化学习中文笔记(谢天)UCB CS294 深度强化学习中文笔记(谢天)
    2021-05-06下载
    积分:1
  • stm32f103的SD卡-SDIO-FATFS
    stm32f103的SDIO驱动示例
    2020-12-09下载
    积分:1
  • 696518资源总数
  • 106148会员总数
  • 10今日下载