登录
首页 » Others » PX4-Pixhawk程序研究笔记

PX4-Pixhawk程序研究笔记

于 2021-05-06 发布
0 261
下载积分: 1 下载次数: 1

代码说明:

系统的了解Pixhawk的原生固件PX4

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • matlab实现三维重建
    什么都包含了,随下随用,适合新手.里面有注释说明,步步清楚
    2020-12-07下载
    积分:1
  • 图像信息熵和互信息的计算
    介绍了信息熵的概念,计算方法和互信息的概念计算,用matlab实现。
    2020-11-27下载
    积分:1
  • aD工具包---经典的网络黑客端口扫描共享攻击工具
    这是一款极为经典的网络黑客工具。能够用来扫描端口共享,以及注入木马程序等功能。希望大家仅用来学习和玩乐,切不可用来干坏事。切忌!
    2020-11-30下载
    积分:1
  • 【基于51单片机】电动车智能充电桩(全套)
    实现刷卡充电,远程访问控制等功能。led显示电车电压,电流,功耗,剩余充电时间等。
    2020-11-02下载
    积分:1
  • 自抗扰仿真
    线性ADRC的simulink仿真。该ADRC是参数优化后的,只有一个可调参数w0
    2020-12-03下载
    积分:1
  • flash 抽奖序改进版(附带源文件)
    这是一款改进版的flash抽奖程序,通过调用外部txt抽奖名单进行抽奖。适用于很多场合(如:活动配套抽奖)。按回车键开始抽奖,按空格键停止抽奖。抽奖的名单在namelist.txt文件里面,每抽奖一次程序会自动删除已抽奖过的名单。如果需要打包成exe文件请自行打包,打包后的exe的使用说明见“使用帮助.txt”文档。欢迎大伙下载。
    2021-05-07下载
    积分:1
  • 个绝好的学习abaqus子序umat的教学例子
    使用一个经典的umat文件为例子,让读者通过阅读了解umat文件的格式。
    2020-12-06下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • 内含34个精美xmind例子,快速制作自己的思维导图吧
    所有文档,xmind 8完全兼容,内含34个精选案例,喜欢的同学们快速选择喜欢的样式开展工作吧!
    2020-11-28下载
    积分:1
  • 基于QuartusII的交通灯设计EDA实验(Verilog版)
    南昌大学2015年EDA实验课最后一个规定实验,Quartus版本为9.0,所用芯片为EP2C35F672C8
    2020-11-28下载
    积分:1
  • 696518资源总数
  • 105885会员总数
  • 31今日下载