登录
首页 » Others » CMP-MVS开源代码

CMP-MVS开源代码

于 2021-05-06 发布
0 230
下载积分: 1 下载次数: 1

代码说明:

CMP-MVS 三维重建开源代码

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • STM32驱动OV2710
    基于STM32F429平台驱动的OV2710摄像头模组。支持1080P、720P、VGA。由于STM32支持的外设频率低于摄像头的默认PCLK,所以有一些特殊的寄存器设置。
    2020-11-28下载
    积分:1
  • MIL视频目标跟踪官方源码(MATLAB与C++两种版本同时包含,可运行)及论文原文
    视频目标跟踪领域经典论文MIL(Robust Object Tracking with Online Multiple Instance Learning)对应的源码及论文原文(源码包含MATLAB代码和C++代码两个版本)。官方页面上目前已经不再提供源码支持,这是本人以前下载的官方源码,现特此分享供网友学习研究用。压缩包文件清单:1. gsoc11_tracking-master.zip2. MilTracker-V1.0.zip3. MilTrack_matlab_v1.0.rar4. MilTrack_matlab_v1.0_runnable_and_with_comment
    2020-12-05下载
    积分:1
  • LCIA低成本自动化图纸
    【实例简介】LCIA低成本自动空箱子回收料架工程图
    2021-08-11 00:31:04下载
    积分:1
  • STM32三重ADC采样,实现最高采样率
    本次程序使用KEIL开放平台,STM32F767作为硬件平台,使用STM32三重ADC采样模式,提高ADC采样率
    2020-12-02下载
    积分:1
  • 基于FPGA的8b10b解码verilog实现
    本设计是采用EDA技术设计的一种8B /10B 编解码电路,实现了在高速的串行数据传输中的直流平衡。利用verilog HDL 逻辑设计语言,经过modelsim、quartus II的仿真和下载验证,实现其编码和解码的功能。该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校正模块、并串转换模块、显示模块。采用Verilog HDL 描述、modelsim 10.2a 进行功能仿真、Quartus II 13.1 进行FPGA逻辑综合和适配下载,最后在Alter 公司的Cyclone IV E 的芯片EP4CE6F17C8 上实现并完成测试。资源包中附有
    2020-12-11下载
    积分:1
  • 系统辨识(最小二乘法辨识代码)
    很全,包括批量实现,递归实现,增广最小二乘,渐消记忆最小二乘还有广义最小二乘(matlab实现)
    2021-04-17 17:08:52下载
    积分:1
  • resample, 采样率转换C代码
    可对音频或数字信号进行重采样, 提供了抽取、插值、分数倍采样率转换的代码 代码在linux上实现,在windows上只需要建工程编译即可 更多代码,可访问: http://code.google.com/p/falab
    2020-12-07下载
    积分:1
  • PLS-toolbox
    PLS-toolbox 偏最小二乘回归、主成分分析 注册码,只要改了机器时间,可以一直使用,这是9月份的,需要改为9月份注册。
    2020-12-01下载
    积分:1
  • javascript期末作业
    这是本人期末javascript的作业, 可以供参考一下, 虽然写得很一般..哈哈...
    2020-12-11下载
    积分:1
  • C# 基于 directinput 操控手柄
    基于 directinput 手柄操控、包含震动 源码
    2020-12-06下载
    积分:1
  • 696518资源总数
  • 105877会员总数
  • 14今日下载