登录
首页 » Others » java银行管理系统(实训项目)

java银行管理系统(实训项目)

于 2021-05-06 发布
0 239
下载积分: 1 下载次数: 1

代码说明:

大学实训项目,用java实现银行管理系统简单的开户、挂失、存、取、贷款、转账等一系列操作(数据库是mysql,加载一下驱动就可以运行了)

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 停止等待协议的模拟
    《计算机网络与通信》课程讲述计算机网络的原理,尤其是TCP/IP协议栈的原理和应用,是一门理论性、应用性、实践性都比较强的课程。《计算机网络与通信实习》是学习完《计算机网络与通信》课程后进行的一次全面的综合实习,是本专业实践性重要环节之一。计算机网络与通信实习是从原理和实践的角度,在计算机上编程模拟实现计算机网络的基本协议。通过本实习,使我们对计算机网络的原理能有更加深刻的认识和理解,同时进一步锻炼自己的动手能力。在这次课程设计中,我设计的的是通过编译语言,编程模拟实现数据链路层协议中的停止等协议。
    2020-12-11下载
    积分:1
  • 小甲鱼C语言课件
    网上很火的小甲鱼零基础入门学习C语言课件+源代码网上只有视频流出 这是唯一的一份课件以及视频中的源码 绝对是很少很少的 不信自己去找找看
    2020-12-10下载
    积分:1
  • 苹果iOS激活锁解除工具
    iPhone/iPad绕过苹果官方服务器激活ID锁的设备,近日看到很多媒体都报道了国外黑客绕过iCloud激活苹果设备的新闻。但是我看过以后感觉这位朋友可能只是从理论方面出发的,应该没有实际操作,如果讨论道德,那我们很多用户在使用iPhone越狱以后安装破解软件又算不算违背道德呢?所以我的想法很简单,在这里,我们只谈技术方面的东西。道德方面的太广泛了,衡量标准也不同。我下定了决心还是要发这个教程出来。
    2020-11-28下载
    积分:1
  • 模糊pid算法c语言
    可以用的模糊pid.原代码,稍加修改变成自己的,c语言,注释详细
    2020-12-04下载
    积分:1
  • 数字信号处理(时分复用)课设计报告
    齐鲁工业大学(原山东轻工业学院)通信工程专业,数字信号处理课程设计题目之一
    2020-12-10下载
    积分:1
  • 工作总结PPT模板(压缩包内有5个模板)
    内有5个工作总结ppt模板,本来想免费分享的,但是分享资源分最低也要2分,大家需要的赶紧下哈
    2021-05-06下载
    积分:1
  • 2018年中国统计年鉴
    2018年中国统计年鉴(Excel版)每年年鉴均在一张excel中,可直接批量复制、粘贴与操作,避免了每次找不同表格的数据都需要打开一个excel的繁琐,希望能够帮助到大家。
    2020-06-23下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • 基于opencv的三维重建
    这是基于opencv的计算机视觉技术书中的一个程序实例,本人觉得很不错,学习三维立体重建的朋友们可以看看啊
    2020-12-01下载
    积分:1
  • C#使用ModbusTcp协议与西门子1200PLC通讯
    C#使用ModbusTcp协议与西门子1200PLC通讯。包含modbus协议的全部八种功能码的读写程序。
    2020-12-05下载
    积分:1
  • 696516资源总数
  • 106436会员总数
  • 7今日下载