-
手机的加速度和陀螺仪传感器数据实时存储到txt中
本文主要是将手机的加速度和陀螺仪传感器数据实时存储到txt中
- 2020-12-06下载
- 积分:1
-
qt高效读取与写入excel的demo
实现qt快速高效读取与写入excel。主要是供新手使用,我也是借鉴其他网友的代码,做了一些修改,更加适合新手学习使用。
- 2020-11-28下载
- 积分:1
-
电机驱动上位机源代码
用C#编写的直流无刷电机控制上位机源代码,active-semi ,PAC52xx
- 2020-11-27下载
- 积分:1
-
单变量及多变量灰色模型matlab程序
压缩包内包含单变量及多变量灰色预测matlab程序,以及多变量灰色模型的建模过程文章
- 2020-12-02下载
- 积分:1
-
涡格法计算气动力MATLAB
涡格法计算,适用范围0
- 2020-12-05下载
- 积分:1
-
比较全面、深入的5G核心网知识介绍
5G设备系统厂家技术专家编写的培训材料,比较全面、深入地介绍了5G核心网的系列知识。3GPP 5G ongoing Releases5 G Phase1及 Phase2主要支持功能(SARe-15标准5G服务化移动性/会话/eMB特性56 Voice语音业务策略控制4G/5G高效用户面架构接入管理over nrEPS Fallback架构互操作路径选择Re-16标准5G服务化56到3的切片漫游及网络能力大数据分析mMTc架构增强SRVCC互操作开放功能标准化 URlLCE特性1Re15阶段关注最紧急的应用案例以满足市场需求,完成5G核心网整体架构及基本功能的定义,攴持·Re16阶段重点进行现有核心网架构的增强和完善,包括完整的 JeMBB,mMTC和RLC三个场景的内容eMBB业务基础特性、VoNR语音功能以及 EPS Fallback功能服务化架构及网络切片能力增强以及在未部署 VoltE情况下5G语音的连续性方案设计888DCONTENTS。,15G核心网标准5G核心网络架构∴∴∴∴35G核心网特性与关键技术8888.".∴∴∵∴∴∴,5G System ArchitectureNCEFNG-CP LNENREPCFUDMAF4G网络架构② Nef nmf Npce nudoNamfNsmf③3S1-MMESeaMMEPCRFAUSFAMFSMFMMES1LTE-UySGOperators IP以5G网络架构F-UTRANsErvIngUEPDNServicesGatewayGatewayRANS1-U(e.g. IMS, Pss etc.UEDIUPFDN,,。"。。,,相比EPC核心网架构,5G核心网变化①控制转发分离网络结构更加扁平化,控制面功能集中部署、用户面功能可以根据业务需可下沉到网络边缘,减少路由迂回;②控制面功能模块化设计将网元(NE)拆解为多个网络功能(NF)服务,网络功能服务可以独立扩展,按需编排和分布式部署;③服务化接口网元之间的点到点接→网终功能之间点到多点接口,各网终功能之间可以根据需求任意通讯,优化通讯路径,提高通信效率;④功能组件集中管理引入NRF,可以实现网终功能服务自动管理(自动注册/更新/去注册、自动发现和选择、状态检测、认证授权等);⑤统数据管理NF( Network FunctionAMF:唯一的N1和N2接凵终结点、注册及迕接管理、移动性及可达性管理、接入认证及安全锚点功能等;·sM":会话管理(建立、修改、释放)、卩P地址分配、选择和控制UP、终结会话部分NAs消息、策咯执行和Qos的控制部分、下行数据通知、确定会话SSC模式、计费等;PCF:支持统一的策略控制框架、提供策略规则到控制平面功能执行( SME AMF);支持面向ασS、计费、按需会话管理、按需接入及移动性管理制定策略;AUsF:认证服务器功能,为UE执行认证流程、保持安全上下文等;NRF:维护部署的NF实例信息,提供网络功能注册和发现功能,使得控制平面功能能够彼此发现和直接通信;UDM:存储用户签约数据、策略数据等·UPF:分纠路由和转发、分组检测、用户平面部分策略执行、流量使用量上报、UL-CL、分支点支持多宿主PDU会话、下行数据缓存等;NSsF:为UE选择服务的网络切片实例、决定为UE服务的 AMF Set或候选AMF表;·NEF:维护开放的网络服务列表、作为面向应用的入口功能等;BsF:实现5G用户会话绑定功能;· NWDAF:网络数据分析功能,负责采集并分析网络状态信息,并将网络状态分析信息通知/发布给订阅它的PCF和NSsF,供PCF决策和NSsF切片选择;Rel-15仅支持对切片负载级别的分析;8885G System Architecture for non-roaming scenario5G网络架构新增特性◆网络切片新增网络切片选择功能NSSF。网络可针对不同QOS业务,部署不同切片服务化架构通过网络功能重构,控制面形成多个独立网络功能,NF部署更加灵活控制面新增NRF,实现NF服务化管理功能、NF寻址、服务发现功能、网络切片选择控制面NF接口协议栈为HTTP,接口形式为RestfulAP的服务化接口◆边缘计算EC·∪PF只处理分组路由和转发,可下沉至网络边缘,支持灵活的本地业务应用5G边缘UPF完全由SMF选择、控制,解决了4G边缘计算在业务连续性、移动性、计费等方面存在的问题网络能力开放新增网络开放功能NEF,易于运营商部署更多业务应用为运营商提供增加业务收入的可能888D5G System Architecture for roaming scenario,,,,。。。分为本地疏导架构和归属地路由架构;在本地疏导架构(如图)中,漫游UE在拜访网络中3Gpp连接数据网络;在归属地路由NSSFNEFNRFPCFUDMNRF架构中,漫游UE在归属网络中NnssNorfNaNudeNorf连接数据网络:VSEPPhSEPP安全代理SEPP( Security EdgeNsmfNausNpcProtection Proxy)部署在PLMNAMFSMFAUSEPCFNEF网络边缘,作为非透明传输代理节点,通过N32接,保护N1N2N4VPLMNHPLMN归属地和拜访地之间控制面漫UE(R)ANUPFDN游消息的传递;实现拓扑隐藏,内部的网络拓扑结构对外不可见;SBI( Service Based Interface服务化接口N2传输协议HTP20ersN4∴序列化协议JSON,JSON相比现有Dⅰ ameter性能ANUPESME: :: :AMFPCUDMNRENSSSFNsmfNamfUdm::: Nhrf::: Ns上有差距,但通用性、可描述性、可读性更强服务化接口交换接口风格REST;基于HTTP/RESTFUL的通信接口NF之间生产者科消费者模式,交互模型为RQJSONRSP和 SUB-NOT|FY;Http 20TLS4G网中大量使用 Diameter协议,56网务今EPC网络有联互通需求,因此5G信令网中应攴持两种信令协议共存与互转的情况;服务化接口的优势i化接口设计:网络功能服务间的交互解耦,不同服务实例的接口可重用,无需逐按照业务流程定义接口消息优化参数传递:参数只在请求者和响应者间传递,无需跨越整个业务流程,提鬲实时性,可靠性支持网络功能的局部调整:功能更新明确到服务,只对请求者和服务者有影响,对体业务流程影响小,提高功能调整效率∴有利于业务流程的标准化推进:无耑重复榘构、接凵和流程等标准化过程,聚焦更新服务,甚至可以先开发再标准;888D…∵∵∴Control plane Protocol stack∴∴∴∴∴°。UE连接到网络中使用一个唯一的N1NAS连接,唯一的N1终结点位于AMF;N1接口上的NAS协议包括 NAS MM部分和 NAS SM部分;NAS MM消息包括注册管理和迕接管理的NAS消息;.: NAS SM支持处理UE和SMF之间的会话管理,支持PDU会话用户面的建立、修改和释放会话管理信令和短消息通过 NAS MM协议传输:
- 2020-12-05下载
- 积分:1
-
Android+个人记账程序源码
Android+个人记账程序源码,这是原创代码,可以做一个不错的参考,运行正常。
- 2020-12-11下载
- 积分:1
-
VFH算法文献
VFH算法常用于机器人的路径规划,内容包括VFH算法、VFH+算法、VFH*算法。本资源提供这几个算法的最初文献,对于研究路径规划算法很有帮助。
- 2021-05-06下载
- 积分:1
-
FPGA UDP+MAC实现
MII接口FPGA驱动源程序
- 2021-05-07下载
- 积分:1
-
专用集成电路设计实用教程
IC设计经典教材,《专用集成电路设计实用教程》专用集成电路设计实用教程虞希清编著大學出瓶社图书在版编目(CIP)数据专用集成电路设计实用教程/虞希清编著.一杭州:浙江大学出版社,2007.1ISBN978-7-308-05113-2专..Ⅱ.虞..Ⅲ.集成电路一电路设计一高等学校一教材Ⅳ.TN402中国版本图书馆CIP数据核字(2006)第165341号专用集成电路设计实用教程虞希清编著任编辑张真封面设计张真出版发行浙江大学出版社(杭州天目山路148号邮政编码310028)(E-mail:zupress@mail,hz,zj.cn)(网址http://www.zjupress.com排版杭州好友排版工作室印刷杭州浙大同力教育彩印有限公司开本787mm×1092mm1/16印张18.25字数467千印数2001-3000版印次207年1月第1版2007年7月第2次印刷书号ISBN978-7-30805113-2定价38.00元版权所有翻印必究印装差错负责调换内容提要在现代的IC设计中,工程师们广泛地使用数字电路的逻辑综合技术。工程师们使用RTL代码和IP描述设计的功能,进行高级设计,用综合工具对设计进行编辑和优化,以实现满足设计目标的电路。根据多年为客户进行技术培训,技术支持和IC设计的经验,笔者编写了本书。书中主要介绍了IC设计的基本概念,设计流程和设计方法,并就工程师们在设计中常见的问题,提供了解决方法。本书的特点是实用性强全书共分九章,第一章概述EC设计的趋势和流程;第二章介绍用RTL代码进行电路的高级设计和数字电路的逻辑综合;第三章陈述了IC系统的层次化设计和模块划分;第四章详细地说明如何设置电路的设计目标和约束;第五章介绍综合库和静态时序分析;第六章深入地阐述了电路优化和优化策略;第七章陈述物理综合和简介逻辑综合的拓扑技术;第八章介绍可测性设计;第九章介绍低功耗设计和分析本书的主要对象是IC设计工程师,帮助他们解决IC设计和综合过程中遇到的实际问题。也可作为高等院校相关专业的高年级学生和研究生的参考书。前言本书在 Synopsys公司的逻辑综合培训资料基础上编写而成。从事EDA工作和ASIC设计已有十几年了。在给中港台ASIC设计工程师提供的技术培训和支持中,工程师们曾提出了设计和使用设计工具中遇到的各种各样的问题。教学相长,在和工程师讨论问题、提供解决方案的过程中,我得到了很多的经验和启发。在为用户解决一些实际问题,为他们提供培训后,我曾收到热情的掌声和感谢信。用户的掌声和谢意给了我很大的鼓励和鞭策,使我下决心要编写一本实用的中文版的集成电路设计教程和手册,以答谢用户们的支持和帮助。本书讲究实用性,希望其中的内容能帮助ASIC设计工程师清楚明了IC设计的基本概念,IC设计的流程,逻辑综合的基本概念和设计方法,解决进行IC设计时和工具使用时所遇到的问题。全书共分九章,第一章概述IC设计的趋势和流程;第二章介绍用RTL代码进行电路的高级设计和数字电路的逻辑综合;第三章陈述了IC系统的层次化设计和模块划分;第四章详细地说明如何设置电路的设计目标和约束;第五章介绍综合库和静态时序分析;第六章深入地阐述了电路的优化和优化策略;第七章陈述物理综合和简介逻辑综合的拓扑技术;第八章介绍可测性设计;第九章介绍低功耗设计和分析本书的主要对象是IC设计工程师,帮助他们解决IC设计和综合过程中遇到的实际问题。也可作为高等院校相关专业的高年级学生和研究生的参考书。在本书的编写过程中,得到了 Synopsys中国区高级技术经理常绍军先生的大力支持。常绍军先生、资深的应用技术顾问李昂先生和冯源先生审阅了本书,并提出了宝贵的意见和建议。在此,表示衷心的感谢。在本书编写过程中,得到了全家的支持,深表谢意!由于时间仓促,知识水平有限,书中难免有不足和错误之处,敬请各位专家,IC设计工程师和同行们批评指正,不胜感激。来函可发电子邮件( Email: victory_snps@ yahoo.com.hk)。虞希清2006年11月于 Synopsys香港目录第一章集成电路设计概论1.1摩尔定律………………∴…………11.2集成电路系统的组成1.3集成电路的设计流程第二章数字电路的高级设计和逻辑综合132.1RTL硬件描述语言设计132.1.1行为级硬件描述语言( Behavioral Level hdi)132.1.2寄存器传输级硬件描述语言( RTL HDI)172.1.3结构化硬件描述语言( Structure HDL)………………………………232逻辑综合(L。 gic Synthesis)…………………272.2.1逻辑综合的基本步骤…282.2.2综合工具 Design Compiler302.2.3目标库和初始环境设置鲁·自自音甲·是着音鲁备.··非曲●d■···●····第三章系统的层次化设计和模块划分353.1设计组成及 DC- Tcl…·自音···········日·········.···卡器日音是·晶自鲁bt·。……353.1.1设计物体( Design Object)鲁音自353.1.2 DC - Tcl简介香看·鲁·鲁·鲁.鲁自春3.2层次( Hierarchy)结构和模块划分( Partition)及修改463.2.1层次结构的概念463.2.2模块的划分…息鲁483.2.3模块划分的修改·看。51第四章电路的设计目标和约束…°。●看。面●554.1设计的时序约束…普·非鲁·鲁击曲■554.1.1同步( Synchronous)电路和异步( Asynchronous)电路…4.1.2亚稳态( Metastability)574.1.3单时钟同步设计的时序约束…血D。e574.1.4设计环境的约束724,1.5多时钟同步设计的时序约束…………794.1.6异步设计的时序约束832专用集成电路设计实用教程4.1.7保持时间( Hold Time)854.2复杂时序约束看香鲁e鲁曲鲁。自鲁自。a。自鲁自。鲁4.2.1多时钟周期( Multi-Cycle)的时序约束874.2.2门控时钟的约束904.2.3分频电路和多路传输电路的时钟约束鲁·看看看鲁924.3面积约束……………………………96第五章综合库和静态时序分析…985.1综合库和设计规则···········.······.··4·a·.·····◆···—985.1.1综合库……5.1.2设计规则1075.2静态时序分析5.2.1时序路径和分组1125.2.2时间路径的延迟1145.2.3时序报告和时序问题的诊断鲁·.···.·自击击合音。甲。。。●。。●……115第六章电路优化和优化策略…1206.1电路优化..···4····;··.·.·.·.·a·a·;··1226.1.1 Synopsys的知识产权库- Design Ware1236.1.2电路优化的三个阶段………………………1266.2优化策略…………1346.2.1编辑策略垂由d垂……1356.2.2自动芯片综合( Automated Chip Synthesis)………………………………1416.3网表的生成格式及后处理144第七章物理综合1487.1逻辑综合(L。 gic Synthesis)遇到的问题……………………1487.2物理综合( Physical Synthesis)的基本流程鲁鲁自谁…………………………1517.3逻辑综合的拓扑技术( Topographical Technology)…………162第八章可测试性设计…1748.1生产测试简介…………1748.2可测试性设计鲁D曹吾音·非·自·········着4鲁4鲁是1768.2.1物理瑕疵和故障模型1768.2.2D算法( D algorithm)1788.3测试协议( Test protocol)1858.4测试的设计规则·●鲁q鲁·音鲁鲁D鲁香曹音音音·自自··。·非鲁曲··●1908.4.1可测试性设计中的时钟信号1908.4.2三态总线和双向端口的测试。非……………………198录8.5门级网表可测试问题的自动修正2048.6扫描链的插入2088.7可测试设计的输出和流程2228.8自适应性扫描压缩技术………225第九章低功耗设计和分析2299.1工艺库的功耗模型…………2319.2功耗的分析…鲁鲁鲁……………2379.3低功耗电路的设计和优化2519.3.1门控时钟电路25293.2操作数分离………2619.3.3门级电路的功耗优化●·4·■D鲁曹春击自由2669.3.4多个供电电压( Multi-VDD)…2749.3.5电源门控………276参考文献……………………281第一章集应电路设计概记集成电路( Integrated Circuits)是现代电子设备的重要组成部分。因此,成功设计集成电路对整个电子信息技术产业的发展起到重要的作用。由于科技的发展,半导体芯片的集成化程度越来越高,设计的系统越来越复杂,规模越来越大,设计的性能越来越髙,功耗也越来越大,这些不断地给芯片设计工程师和电子设计自动化( Electronics Design Automation,简称EDA)厂商提出新的课题和挑战。1.1摩尔定律摩尔提出著名的“摩尔定律”已经40多年了。1965年4月,摩尔在《电子学( Electronics)》杂志上发表文章预言,半导体芯片上集成的晶体管数量将每年翻一番。1975年,他又提出修正说,芯片上集成的晶体管数量将每两年翻一番。晶体管数量MOORES LAWIntels Tanuma 2 Processo1000000000ante△nmtele Pentium Pr100000000Intels Pentium m Processoitels Pentium Pro10000000Intelstuma Printels*v Proces1000000Intel388 pre28610000080801000080084004●100019701975198019851990199520002005年度图1.1.1图1.1.1为在过去25年, ntel CPu中晶体管增长的情况。集成电路的规模不断地稳
- 2021-05-06下载
- 积分:1