登录
首页 » Others » 米联的FPGA开发例程很详细

米联的FPGA开发例程很详细

于 2020-12-04 发布
0 173
下载积分: 1 下载次数: 5

代码说明:

米联的FPGA开发例程很详细二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍1Z702N南京米联电子出品1GB内存XC7Z020-CG484-1I型号:MiZ702N【MZ702升级】8 GB EMMC ARM A9双核■ARMA9双核667M■1024MB内存■8 GB EMMC(板载)a HDMI (ADV7511)RGM|千兆网口7000斯7m是2USB2.0高速■USB转串口VGA(565)输出TF接口音频接口■支持子卡核心板+底板高速接插件■专业电源管理第2页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍MiZZOIN南京米联电子出品1GB内存XC72010/020CLG400型号:MiZ70N【Mz701升级】8 GB EMMC ARM A9双核■ARMA9双核667M1024MB内存■8 GB EMMC(板载■HDMI10模拟)ARMF部中■RGM||千兆网口黑!zM770MD020Angor eacH■USB20高速■UsB转串口■TF接口翻aVGA(子卡)输出音频接口(子卡■支持其他子卡核心板+底扳高速接插件■专业电源管理第3页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍版本时间描述Rev1.02015-07-25第一版初稿Rey.12016-03-31更新26章节Rey.22016-04-10更新inux系统定制相关教程Rey.32016-04-31更新裸机部分23章及操作系统部分章节Rey1, 42016-05-08更新裸机部分24章及操作系统部分章节Rev1.52016-0605修复第15章自定义P生成的bugRev1.62016-06-21修复了第三章状态机的错误代码,提供了多个仿真例子Rev1.720160627重新调整了文誉结构内容排布更加合理增加了里利理论部分的代码分析Rey1.82016-07-12第三章中关于阻寒和非阻塞视频讲解概念混淆的纠正。REVt.92016-08-10增加OV725PvTG| P Video out|P使用讲解AX|- Strean协议和VDMA|P使用REV2,02016-08-14修改目录顺序把GA接口部分的讲解放到HDM之前讲解ⅫLNX自带的标准视频类P的使用包括 Video in ipDMA|P∧TCP∧ deo out ip给出了彩条测试,内存显示图片的测试。第4页1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍封装了OV7725自定义P实现图片显示封装了OV5640自定义P实现图片显示REV212017-0228重大更新对之前的例子进行了完善,并且增加了很多新例子,删除一些不必要,不常用的例子REV2.22017-05-10重大更新,第三季SOC裸机更新到17课时;第四季L|UX更新到第七课时;第五季节更新到11课时;大量实战例子第5页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍感谢您使用南京米联团队开发的MiZ7(MZ701NMZ702MIZ702N)开发板,在使用开发板前请认真阅读本手册,并且掌握如何正确使用开发板,不合理的操作会导致开发板损坏。此手册不断更新中,请下载最新版木。软什版本:ⅤVADO20154使用本手册提供的Ⅴ IVADO版本或者到赛灵思官网下载20154版本http://www.xilinx.com/support/download.html版权声明:木手册版权归南京米联电子科技有限公司所有,并保留一切权利,未经我司书面授权,擅自摘录或者修改本」册部分或者全部内容,我司有权追究其法律责任。技术支持:版主大神们都等着大家去提问-电子资源论坛www.osIc.cn微信公众平台:电子资源论坛第6页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍目录目录【第季】 ZYNQ SOC开机及FPGA基础共12课.25S01CHo1开机程序测试∴261.1MZ70N开机测试连线图61.2MZ702N开机测试连线图13MIZ702开机测试连线图1.5 UBUNTU系统界面……291.7网口测试18美图欣赏S0lCH02 ZYNQ VIVADO软件安装……2 1 VIVADO软件介绍.22ⅥVADO软件安装适合所有 vlado安装)23 VIVADO软件注册…23本章小结.888245S01CH03USB卜载器驱动安装及下载程序3.1下载器驱动的安装453.2下载 runed工程的bit文件验证板子和下载器工作正常..463.3下载器使用需要注意的问题.474IⅤ erilog HDL代码规范.项目构架设计.接口时序设计规范4842技术背景43 Verilog最最基础浯法…44关键字5545 Verilog中数值表示的方式46阻塞赋值和非阻塞赋值详解...61SOI CHO5FPGA设计 Verilog基础()5.1状态机设计52一段式状态机6753两段式状态机…54三段式状态机70S0lCH06FPGA设计 Verilog基础(三)61完成的 Test bench文件结构62时钟激励设计,,63复位信号设计756.4特殊信号设计…65仿真控制语句及系统任务描述66加法器的仿真测试文件编写.82SO1CHO7 FPGA RunLED创建VADO工程实验….85第7页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍7.1硬件图片7.2硬件原理图.…8573新建 IVADO工程.8674创建工程文件.,897.5 Verilog FPga流水灯实验937.6添加管脚约束文件7.7编译并且产生bit文件.78下载程序79实验结果…1007.10木章小结··;········;。·:101S01CH08 FPGa Button按钮去抖动实验8.1硬件介绍…10282时序设计1038.3程序源码.10384程序分析8.5综合布线前仿真时序10886 Chipscope在线逻辑分析仪仿真.10887输出结果…8.8小结108S01CH09FPGA多路分型器设计11091硬件图片.11092硬件原理图11093介于ⅤVADO的FPGA设计流程94多路分配器设计思想95时序设计1129,.6稈序源码.11297行为仿真117971创建多路分频器工程.11797.2添加仿真文件.121973行为级仿貞98综合 Synthesis1299.8.1添加文件98.2综合并查看报告..1319.8.3综合时序仿真13199执行 Implementation132991执行并查看报告132992布局布线后时序仿真……13390Ⅴ IVADO在线逻辑分析仪使用··4··量·非,。134910.1 IP Catalog添加 IA ip corc.…134910,2逻辑分析仪抓取的信号138910.3逻辑分析仪仗用…1399l1小结140s01CH10VGA接口测试141第8页共1185二三电子米联电子ww.orc. cn /ZYNO SOC修炼秘籍10.1硬件介绍…141102时序分析…····+··“···+114310.3新建Ⅴ IVADO工程.14410.4创建工程文件14910.5添加管脚约束文件..…16310.6编译并且产生bit文件169107下载程序10.8实验结果…17110.9本章小结.S01CH11ADV751 HDMI接口测试17311.1ADV7511概述111.1硬件特性111.2视频输入…17311.1.3支持的输出格式174111.4视频接口信号采样.111.5功能框图176111.6奇存器空间.17611.2硬件电路分析177l1.3创建工程文件17811.4添加管脚约束文件.18311.5编译并且产牛bit文件18711.6下载程序.18711.7实验结果189S0ICII12PLIO口模拟IDMI接口测试l90121创建工程文件……124添加管脚约束文件.12.5编译并且产生bit文件.201126下载程序…201127实验结果.203【第二季】 ZYNQ SOC入门基础共16课吋205S02CH1 Hello world实验2061.1最小系统分析2061.6 Memtest内存测试程序…2291.7 DRAMTeSt内存测试程序2311.8LWP协议对千兆网口测试19使用快捷按钮调试…2351.10本章小结S02CHO2MIO实验……21GPO简介362.1.lGPO的控制寄存器地址空间2372.12MO内部构造分析…240213EMIO的特性24l22电路分析及实验预期241第9页共1185

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 几个常用到的matlab图像处理工具箱
    几个常用到的matlab图像处理工具箱:峰值检测;梯度方向图;多尺度血管增强滤波;
    2020-12-10下载
    积分:1
  • 数据保存框图
    毕业设计 基于LabVIEW监测系统的数据保存
    2020-12-08下载
    积分:1
  • wav文件用matlab叠加噪声并消除噪声
    利用matlab添加wav音频文件,并在文件上添加用randn产生均值为0方差为1的正态分布白噪声,再用IIR、FIR滤波器滤波。
    2020-11-30下载
    积分:1
  • MFC局域网聊天室(C++)
    自己编的,用最简单的SELECT模型和多线程技术实现的,还有许多不足之处,但是能实现基本的私聊,群聊,服务器广播功能,我会在以后加以改进。
    2020-11-30下载
    积分:1
  • SL4A之Python_API_中英文参考
    sl4a+python API中文参考及 sl4a+python API官方英文(离线html版本)免积分下载
    2020-12-11下载
    积分:1
  • 基于kalman滤波的meanshift算法
    基于kalman滤波的meanshift算法 代码可供参考 效果一般
    2020-12-11下载
    积分:1
  • 基于MATLAB GUI的数字图像处理课设计
    数字图像处理的大作业, 通过GUI界面对图像进行一些简单的处理,有图像增强、滤波、裁剪、亮度调节、添加滤镜等功能。
    2020-06-29下载
    积分:1
  • 数据库大作业——仓库管理系统
    数据库大作业——有关仓库管理的大作业,有关使用sql—server数据库做数据库大作业的实验报告以及源程序。
    2020-11-29下载
    积分:1
  • C#下的openCV(Emgu_CV)教
    C#下的openCV(Emgu_CV)教程,使用Emgu_CV进行图像处理的同学可以用来参考一下,压缩包内容:Emgu_CV_Tutorial_Skander(EmguCV教程)Emgu_CV_Essentials还有一个入门的教程
    2020-12-03下载
    积分:1
  • 时隙 Aloha 及伪贝叶斯算法性能仿真
    设一个时隙 Aloha 系统的时隙长度为 1,所有节点的数据包均等长且等于时隙长度。网络中的节点数为 m,各节点数据包以泊松过程到达。 1 假定每个节点的数据包到达强度均为 λ /m,在不同的 λ 下,仿真时隙Aloha 数据包传送的成功概率,绘制呼入强度和成功概率的曲线,和理论结果进行对照。 仿真思路: 1) 生成一个二项分布列来模拟数据包的到达过程 2) 因为数据包以泊松过程到达,所以二项分布的 P 定为(1- m eλ− ) 3) 对生成的数列求和,只有当其和恰等于 1 即有且仅有一个数据包到达时,才可以成功发送,这时成功个数计数+1 4) 2.选取合理的引,,qa,m,采用延时的下界,仿真时隙Aoha系统数据传输过程,统计在不冋同η下,到达率及离开率,绘制它们随n的分布情况,和理论值进行对照qn:等待重传的节点在每一时隙内重传数据包的概率qa:每个发送节点有新数据包到达的概率m:系统内总的节点数n:每个时隙开始时等待重传的节点数仿真思路:1)用二项分布模拟数据包的到达及发送过程2)生成两个数列:一个表示等待重传的节点以q,重传的情况;一个表示新到达的数据包情况因为题日说明采用延时的下界,即不缓冲,每个节点最多容纳一个数据包,有包则扔。所以第一个数列前n项令为1,后一个前n项令为0,之后两个数列可以进行简单加和3)发送成功率:对两个数列相加之后求和,如果sum等于1,说明此时隙内到达和发送的总数为1,只有在这种情况下发送才有可能成功,计数加1到达率:在每N次实验中,对“表示到达的数列”求和,统计4)对n做循环以表示到达率和离开率随n的变化情况;每个n下进行N次实验,数理统计3/8仿真结果0.40.35*0.30.250.20.150.10.0550607080901001/曲线为理论曲线:Ps=G exp(-G)and G=(m-n)a+n gr2/仿真值基木与理论曲线吻合在仿真的过程中,合理选取个参数值对能否得到埋想的曲线起了重要的作用下图分别为qr=0.02,0.05,0.08s时的曲线。可以看到,随着qr的增加,曲线向左移,导致第二个交叉点也左移,这个时候重传的延时将会减小。反之,曲线右移。当q,增加到一定程度的时候,系统只有一个稳定点了。4/840.350.30.20.1501020304050607080901c03仿真时隙Aoha系统下的伪贝叶斯算法,通过仿真结果眼正在n的估计误差较大的情况下的收敛特性及到达率小于1/e下的稳定性。仿真思路:1、伪贝叶斯算法的主要思路是对新数据包和积压节点等同对待:当有新数据包到达的时候,暂不发送,下一时刻与以前的积压节点一起以4r发送。所以修改2中的仿真模型:1)依旧是一列表到达,一列表上一时隙的积压节点2)对两列加和,统计其中为1的个数,设为d3)以qr为概率,d为长度,生成又一个二项分布数列 depart,表示发送的情况4)对depa求和,如果 depart的和为一,说明恰发送成功,n(k+1)=d-1,否则n(k+1)=n(k)5)循环,进行数理统计2、仿真收敛特性和稳定特性哩论值:根据给岀的伪贝叶斯算法的具体步骤,由给出的n(k),不断模拟生成n(k+1)5/8仿真值:由仿真模型及给出的n(k),生成n(k+1)观察两种方式得到曲线的走向3、给出不同的值,观察n(k+1)随时间变化的情况判断标准如果要保持系统的稳定,至少n(k+1)应该保持在一个恒定的状态,或者逐渐趋于零。如果n(k+1)不断增加,则系统最终将趋于饱和,无法再接纳新的数据包,此时系统不稳定。仿真结果:1、验证在n的佔计误差较大的情况下的收敛特性:1)n=170;估计nt=20;m=100:20.2:N=100016030040050060070080g001CC08002)n=50;估计nt=180;m=1000=-1-02:N=80结果说明可以看出,当估计值与系统本身的积压数据包数有很大差别的时候,无论是大还是小,最终都可以趋于实际值,从而收敛特性得到验证。1)同时可以看到,改变的值:当λ增大的时候,收敛地更快;2)当n不变的时候,改变m的值,如果n/m变大,那么发生碰撞的几率就变大,也会导致估计的n值更快地趋向理论n值这些都是于课堂分析的理论情况相吻合的6/82、验证系统的稳定性下图分别为A=02:=10.1:=1:4=1+02:=0.3时候的情况。可以看到,当λ
    2020-12-09下载
    积分:1
  • 696524资源总数
  • 103938会员总数
  • 55今日下载