登录
首页 » Others » 用51单片机与LCD12864实现俄罗斯方块游戏

用51单片机与LCD12864实现俄罗斯方块游戏

于 2020-12-11 发布
0 255
下载积分: 1 下载次数: 1

代码说明:

里面包含源程序与hex文件,如果需要更改引脚则要编译hex文件。LCD12864需要有带PSB引脚,注意区分两种类型的LCD12864。可用51最小系统,LCD12864和四个独立按键即可实现。程序经过本人实践过,切实可用。简单,易操作,好玩。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • EtherCAT Master Sample Code
    【实例简介】基于Beckhoff EL9800平台的主站代码 经测试IO功能均可实现 对于自己搭建EtherCAT的朋友非常具有代表性。
    2021-11-03 00:32:10下载
    积分:1
  • 生产安排模型的数学建模
    数学建模问题,用LINGO实现。题目:某厂按合同规定需于当年每个季度末分别提供10,15,25,20台同一规格的柴油机。已知该厂各季度的生产能力及生产每台柴油机的成本如下表所示。又如果生产出来的柴油机当季不交货的,每台每积压一个季度需储存、维护等费用0.15万元。要求在完成合同的情况下,做出使该厂全年生产(包括存储、维护)费用最小的决策。模型的假设假设该厂在完成合同的情况下,就不再生产柴油机产品。即每年的生产任务即为合同任务,完成任务后就不再生产,无库存积压。模型的建立在假设的基础上,设变量Xj为第j季度的柴油机产量,j=1,2,3,4,而且Xj为非负整数。按合同规定的任务,有
    2020-12-01下载
    积分:1
  • GGNN和GCN的几篇论文笔记
    GGNN和GCN的几篇论文笔记,介绍常用的两种图神经网络。个人笔记。
    2020-12-09下载
    积分:1
  • LoRa开发源代码
    基于LoRa终端平台(STM8L151C8T6和SX1278)和Contiki系统,开发了3个小系统:发送随机数据,接收数据帧,Ping-Pong收发系统。
    2020-07-04下载
    积分:1
  • SSD论文翻译
    此压缩包包含SSD英文论文原版和中文版翻译(已校正),可以作为论文学习的资料!!
    2020-12-03下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • 多摩川码器读取序,STM32
    多摩川编码器读取程序,支持多摩川ADM485协议,在STM32F4上实验读取TS5668N21成功。
    2020-12-12下载
    积分:1
  • SVM数据归化matlab
    用于SVM数据归一化,主要目的为规避不同变量之间的量纲差异
    2020-12-02下载
    积分:1
  • BP神经网络的c++实现 源码下载
    用c++实现了BP神经网络类,文件中含有测试数据,测试效果良好,关于该BP神经网络类的实现原理,参考本人关于BP神经网络叙述的博客http://blog.csdn.net/hjkhjk007/article/details/9001304
    2020-12-06下载
    积分:1
  • 复合材料疲劳分析-umat调用流
    本资料为作者研究生期间所做研究的总结与整理,主要是利用abaqus的umat子程序实现复合材料的疲劳分析及寿命预测,里面对umat的调用层次作了图示讲解。如需对应umat程序的,可私聊。
    2020-06-25下载
    积分:1
  • 696516资源总数
  • 106913会员总数
  • 8今日下载