登录
首页 » Others » Dev-C++ 5.11最新版本

Dev-C++ 5.11最新版本

于 2021-05-06 发布
0 536
下载积分: 1 下载次数: 1

代码说明:

Dev-C++ 5.11是目前Dev-C++的最新版本,非常适合学习C++。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 数字图像处理常用测试图片part6
    包含了图像处理中常用的一些测试图片有灰度图像也有彩色图像大小从128*128、256*256、512*512或更大的都有图像格式为pbm、ppm、pgmMATLAB下可用。共六个部分,全部下载完以后,任意解压一个即可。
    2020-12-09下载
    积分:1
  • Matlab下变频
    简单的Matlab源代码实现接收机中的混频下变频,通俗易懂,是初级学员必看必学代码,直接可以运行~
    2021-05-06下载
    积分:1
  • Matrix.h 和 Matrix.cpp(C++ 实现矩阵操作)
    实现了矩阵中的各种操作, 包括矩阵相加,相减,矩阵乘法,矩阵转秩,余子式,求行列式的值,求矩阵特征值,LU 分解,QR 分解,求现行方程组的解等等。 是任何做科学计算工作者必备的类库。此类库也是C++初学者极好的参考资料。类库的实现运用了运算符重载,友元,异常处理,文件输入输出,函数重载,指针,动态分配内存等一系列C++技术。此类库是我在美国研究生阶段的一个Term Project.品质保证。
    2020-12-01下载
    积分:1
  • 改进型的最大最小蚁群算法求解云计算虚拟机初始化放置
    参考任田田的硕士论文《云数据中心中虚拟机初始化放置策略的优化算法及其应用研究》,用MATLAB语言实现了基于改进的最大最小蚁群算法求解云计算虚拟机初始化放置问题,采用的首次适应策略,轮询策略需要进一步测试。
    2020-12-11下载
    积分:1
  • PyQtChart应用示例
    PyQtChart应用示例,动态显示正弦波波形,,所需软件版本:Python 3.6、PyQt 5.9、PyQtChart 5.9
    2020-12-05下载
    积分:1
  • 无参考图像质量评价资料
    该代码是用于质量评价,并且是无参考的,希望对初学者有用
    2020-12-11下载
    积分:1
  • python geopandas包
    python geopandas包
    2020-12-03下载
    积分:1
  • 《电力系统微机继电保护》于群
    《电力系统微机继电保护》《电力系统微机继电保护》《电力系统微机继电保护》《电力系统微机继电保护》《电力系统微机继电保护》
    2020-12-03下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • matlab共振峰的提取
    利用matlab提取语音信号中的F0,F1,F2即前三个共振峰的属性
    2020-12-04下载
    积分:1
  • 696516资源总数
  • 106658会员总数
  • 16今日下载