-
uart
fpga串口收发完整程序,Verilog语言。(FPGA configuration PLL complete program, Verilog language.)
- 2020-06-20 17:00:02下载
- 积分:1
-
tcp_ip_core_w_dhcp_latest.tar
以太网协议 TCP/IP/DHCP协议verilog实现(Ethernet IP/TCP/DHCP verilog source code)
- 2018-08-23 14:35:01下载
- 积分:1
-
halfband
verilog写的39阶通带为20KHz的半带fir滤波器,经测试正确。(verilog halfband FIR)
- 2020-12-25 14:29:04下载
- 积分:1
-
modulation-and-demodulation
通过verilog语言实现各种基本信号的调制解调过程,包括2psk,qpsk,ppm(Realize the modulation and demodulation process of various basic signals through verilog language, including 2psk, qpsk, ppm)
- 2018-04-26 21:52:04下载
- 积分:1
-
Block-cipher-lock
密码锁verilog源代码,包括四个七段数码管显示模块,设置密码以及输入密码校验模块(Password lock Verilog source code, including four of seven digital tube display module, set the password and password verification module)
- 2014-01-11 23:57:19下载
- 积分:1
-
codes
EKG SIGNAL PROCESSING THROUGH CORDIC
- 2013-09-29 01:46:17下载
- 积分:1
-
Automatic-washing-machine-controller
全自动洗衣机的控制器。
1.洗衣机的工作步骤为洗衣、漂洗和脱水三个过程,工作时间分别为:洗涤10秒,漂洗5秒,脱水5秒;
2.用一个按键实现洗衣程序的手动选择:A、单洗涤;B、单漂洗;C、单脱水;D、漂洗和脱水;E、洗涤、漂洗和脱水全过程;
3.用显示器件显示洗衣机的工作状态(洗衣、漂洗和脱水),并倒计时显示每个状态的工作时间,全部过程结束后,应提示使用者;
4.用一个按键实现暂停洗衣和继续洗衣的控制,暂停后继续洗衣应回到暂停之前保留的状态;
(Automatic washing machine controller. 1 washing machine work steps for the laundry, rinsing and dehydration three processes, working hours are as follows: washed for 10 seconds, rinse for 5 seconds, dehydrated five seconds 2 with a button to manually select the program to achieve laundry: A, single-washing B, single rinse C, a single dehydration D, rinsing and dehydration E, washing, rinsing and dehydration the whole process 3 with a display device display the working status of washing machine (laundry, rinsing and dehydration), and each state countdown show working hours, after the whole process should prompt the user 4 laundry with a button to pause and continue control of laundry, laundry should be back after a pause pause before continuing to retain the state )
- 2020-11-11 16:29:44下载
- 积分:1
-
Listingprogram1
listing program clock
- 2012-11-26 03:31:42下载
- 积分:1
-
I2C串行协议
I²C(内部集成电路,称为I-平方-C,I-2-C中,或IIC)是由飞利浦发明的多主串行单端计算机总线用于连接低速外围设备的母板,嵌入式系统,蜂窝电话,或其他电子设备。为了不被混淆的术语双线接口,只描述了一个兼容的硬件接口。自1990年代中期以来,一些竞争对手(例如,西门子公司(后来的英飞凌科技股份公司,目前英特尔移动通信),NEC,德州仪器,意法半导体(前身SGS - 汤姆逊),摩托罗拉(后来飞思卡尔),Intersil公司等)带来的I²C产品在市场上,这是与恩智浦(前身为飞利浦半导体部门)I²C系统完全兼容。自2006年10月10日,是不需要授权费来实现I²C协议。但是,收费仍需要获得恩智浦分配I²C从地址。[1]SMBus的,由英特尔在1995年的定义,是I²C的是更严格地定义了协议的一个子集。 SMBus的一个目的是促进稳健性和互操作性。因此,现代的I²C系统整合的政策和规则由SMBus,有时同时支持I²C和SMBus需要最小的重新配置。
- 2022-10-04 02:00:03下载
- 积分:1
-
digital_clock
数字钟通过verilog实现,并且支持Modelsim仿真,通过实验验证(The digital clock is implemented by Verilog and supports Modelsim simulation)
- 2020-06-18 05:00:02下载
- 积分:1