-
西格玛
Sigma-Delta ADC 设计问题集,阐述了工业adc的原理及设计注意事项-Sigma-Delta ADC design problem sets, expounded the principles of industrial adc and Design Considerations
- 2023-01-31 20:15:03下载
- 积分:1
-
Our software interface, the need to connect to the server to use, service client...
我公司软件的界面,需要连接到服务端才能使用,服务端可以自己配置,-Our software interface, the need to connect to the server to use, service client can configure,
- 2022-01-31 00:00:27下载
- 积分:1
-
目录是一种新的思路来实现嵌入式系统。
NISC是实现嵌入式系统的一种新思路。
- 2023-05-04 13:50:04下载
- 积分:1
-
Interfere with the distribution system TDDCDMA Research
TDDCDMA系统干扰分布的研究 -Interfere with the distribution system TDDCDMA Research
- 2022-01-25 17:02:44下载
- 积分:1
-
qwasdgfsdddddddsafdasfasdfadfafda
pl2303设计与应用的方面的东东,大家需要可以来看看,也许有一点用-qwasdgfsdddddddsafdasfasdfadfafda
- 2022-07-12 08:24:11下载
- 积分:1
-
本作品采用Atmel公司的AT89C51单片机,以汇编语言为程序设计的基础,设计一个用四位数码管显示时、分的时钟。在实物图中,左边靠近电源的绿色发光二极管(长亮...
本作品采用Atmel公司的AT89C51单片机,以汇编语言为程序设计的基础,设计一个用四位数码管显示时、分的时钟。在实物图中,左边靠近电源的绿色发光二极管(长亮)是电源指示灯,表示的是5V稳定电源工作正常;单片机左下角红色发光二极管是秒灯,每闪烁一次表示时间走动一秒钟;按键正上方绿色发光二极管是设置灯,当时间正常走动时此时不亮,当第一次按下设置键(右键)时,此绿灯亮,同时秒时熄灭,且分钟的两位数码管出现闪烁,时间停止走动,进入校时状态,表示此时可以进行分钟的调整,当按一次加一键(左键)可实现分钟的加一功能,分钟以60分为极限,超出60分则返回数值0,从0再重新算起;如果再次按下设置键时,这时秒灯和设置灯仍旧保持熄灭和点亮状态,表示分钟的数码管停止闪烁,反过来表示小时的两位数码管则开始闪烁,此时可进行小时的调整,按加1键可实现小时的加1功能,小时调整以24为上限,同样超出24小时则从新回0;当第三次按下设置键时,数码管停止闪烁,设置灯熄灭,秒灯重新闪烁,时间以设定值计时。-err
- 2023-09-08 11:40:04下载
- 积分:1
-
思科网络实验包项目书,对构建网络实验室很有用处。
思科网络实验包项目书,对构建网络实验室很有用处。-Cisco Networking experimental package project book, on building a network of laboratories very useful.
- 2023-04-19 22:50:03下载
- 积分:1
-
SHT10官方示例C程序,SHT10官方样品C程序
SHT10官方c程序样例,SHT10官方c程序样例-SHT10 official sample c program, SHT10 official sample c program
- 2022-06-26 19:12:52下载
- 积分:1
-
这是一个介绍PCI硬件底层驱动程序的编写方法文档。介绍了一些底层驱动函数的使用方法...
这是一个介绍PCI硬件底层驱动程序的编写方法文档。介绍了一些底层驱动函数的使用方法-This is a PCI hardware on the bottom of the Driver compilation of documents. On the bottom of some drivers use the function
- 2023-07-21 14:30:03下载
- 积分:1
-
提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根
升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F...
提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根
升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的
FIR滤波器性能、资源占用进行了分析。-A high-level FPGA-based high-speed F IR filter design and implementation. Through a 169-order root mean square raised cosine filter roll-off design, describes how the application of technology to design high-end line of high-speed F IR filter, and for the design of FIR filter performance, resources to carry out an analysis of the occupier.
- 2022-03-26 11:20:09下载
- 积分:1