登录
首页 » DSP设计 » DSP Ensigma 库

DSP Ensigma 库

于 2022-05-19 发布 文件大小:166.63 kB
0 207
下载积分: 2 下载次数: 1

代码说明:

收集DSP算法,包括FFT,LMS,IIR,FIR,矩阵运算,海明和寒凝windows产生,白噪声的产生。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • msp430_code_for_test
    应用背景MSP430 ADC CLOCK COMPARATOR FLASH HFXT LPM3 TIMER TOGGLEIO UART WATCHDOG code!! The source code is a beginner MSP430 routines. Can compile and test on theMSP430!! 关键技术Code for msp430. and it can compile and test on the Msp430.
    2022-02-10 09:11:23下载
    积分:1
  • TMS320VC5402 Bootloader The bootloader contains basic steps and methods
    TMS320VC5402 Bootloader 程序 包含bootloader 的基本步骤和方法-TMS320VC5402 Bootloader The bootloader contains basic steps and methods
    2022-03-03 04:55:58下载
    积分:1
  • 种子串口测试程序
    和众达VPM642开发板串口测试程序 和众达VPM642开发板串口测试程序-SEED serial port test program
    2023-04-26 08:30:03下载
    积分:1
  • ti DM6446 Workshop 编译DSP侧程序示例代码
    ti DM6446 Workshop 编译DSP侧程序示例代码-ti DM6446 Workshop to compile sample code for DSP-side program
    2022-04-07 06:20:20下载
    积分:1
  • 精度很高的da转换! 精度很高的da转换!
    精度很高的da转换! 精度很高的da转换!-High precision conversion da! High precision conversion da!
    2022-01-26 02:52:17下载
    积分:1
  • 用C语言进行DSP软件的优化考虑.rar
    用C语言进行DSP软件设计的优化考虑.rar-Using C language optimized DSP software design considerations. Rar
    2022-12-25 12:20:03下载
    积分:1
  • DSP原理及应用
    DSP原理及应用-DSP Theory and Application
    2022-01-26 05:42:18下载
    积分:1
  • 硕士研究生毕业论文关于图像压缩编码
    硕士研究生毕业论文关于图像压缩编码-Graduate Thesis Image Coding
    2022-12-17 01:05:03下载
    积分:1
  • CACHE_dspLib_fft_dspL137
    示例说明:* 本示例初始化使用复杂的宏来配置缓存* L1、 L2 和 MAR 的双边投资条约,以提高性能的源代码* 位于外部内存中。为了说明性能增强,* 该示例使用 C674x DSP 库程序集函数* DSPF_sp_fftSPxSP 作为一个基准测试用例。DSP 功能进行了测试* 与禁用,随着 MAR 位集启用,L1 缓存* 和 MAR 位,L1 和 L2 启用。时钟周期数* 为计算每个条件下的函数将打印到控制台。
    2022-02-14 01:21:19下载
    积分:1
  • 一种新型的 LUT 优化 DSP 应用程序结构
    在文献中已经报道了几种架构的内存为基础的实施数字信号处理器的算法,涉及正交变换和数字滤波器。乘法是在信号处理和ALU,乘法器主要运算采用查找表(LUT)作为其计算的记忆。然而,我们没有发现任何显着的工作记忆LUT优化乘法。提出了查找表的设计一种新的方法,其中只有奇数多存储(OMS)方案。此外,反对称的产品编码(APC)方法,LUT减小一半,提供了一种减少。当APC方法结合OMS技术,两补码运算可以简化由于输入地址和LUT的输出可以被转化为奇数,从而减少LUT尺寸四分之一的常规lut.the LUT乘法器提出字的大小= W = 5和6比特编码的Verilog和在Xilinx 13.4合成。研究发现,提出了基于LUT的乘数是同等面积的大小和时间复杂度为8位字,但较高的字的大小,它涉及比CSD地区少倍增时间明显减少(CSD)为基础的乘数。对于16位和32位字大小,分别提供超过节省面积延迟产品在相应的CSD乘数30%和50%。
    2023-04-30 00:40:03下载
    积分:1
  • 696518资源总数
  • 106016会员总数
  • 2今日下载