-
shift_registers
Universal Shift Register
- 2009-06-12 17:29:13下载
- 积分:1
-
ALU
包含一个ALU,实现斐波那契数列的计算。1.接受两个6位二进制输入。2.通过手动输入的时钟驱动每个周期进行一次计算。3.结果输出到led灯(使用NEXYS4开发板)(Including an ALU to realize the calculation of Fibonacci sequence. 1. Accept two 6-bit binary inputs. 2. Each cycle is driven by a clock input manually. 3. Output to LED lamp (using NEXYS4 development board))
- 2019-04-11 14:14:50下载
- 积分:1
-
简易数字钟程序(基于ALTERA quartusII)
一个简易数字钟程序,可以实现24小时精确计时、整点报时、时钟矫正、时钟复位等功能
- 2022-03-20 09:54:44下载
- 积分:1
-
AN65974
CYPRESS官方给的FPGA程序,用于调试USB3.0接口(Verilog source files for debugging USB3.0 interface)
- 2020-11-30 17:49:27下载
- 积分:1
-
FIR100
说明: 基于FIR设计的100阶数字滤波器,选择的矩形窗(100 - order digital filter based on FIR)
- 2020-03-06 16:20:41下载
- 积分:1
-
DDS-Basic-principle
DDS基本原理,详细讲述了DDS基本原理及设计技巧(DDS Basic principle)
- 2015-09-14 21:38:26下载
- 积分:1
-
8比特的约翰逊计数器
用Verilog语言编写程序实现8比特约翰逊计数器(Write a program in Verilog language to implement the 8 bit Johnson counter.)
- 2020-11-29 18:59:27下载
- 积分:1
-
加法器
说明: 4位加法器,4位数字相加及进位功能的实现,主要利用Verilog语言实现,简单轻松,且代码量少(a adder which can realize 4 bit numbers adding)
- 2020-10-31 11:05:41下载
- 积分:1
-
Clock_1602
基于FPGA的1602时钟显示,驱动1602显示时钟,矩阵键盘调时(1602 FPGA-based clock display, clock display driver 1602, when the transfer matrix keyboard)
- 2011-06-29 00:58:51下载
- 积分:1
-
spi_slave
xilinx 平台的SPI从接口实现源码,供参考学习(used xilinx,slave-spi interface.)
- 2019-04-21 12:08:29下载
- 积分:1