登录
首页 » 通信 » 免费的硬件IP核约SPARCv8,VHDL SoC CPU

免费的硬件IP核约SPARCv8,VHDL SoC CPU

于 2022-08-22 发布 文件大小:10.49 MB
0 139
下载积分: 2 下载次数: 1

代码说明:

free hardware ip core about sparcv8,a soc cpu in vhdl-free hardware ip core about sparcv8. a soc cpu in vhdl

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • Turbo码性能仿真源程序道编码方面的
    Turbo码性能仿真源程序信道编码方面的-Turbo code performance simulation source channel coding of
    2022-11-13 03:30:04下载
    积分:1
  • 假定你需要你的程序能够停止线程,你需要一个告诉线程何时停止的方法,这个可以实现。...
    假定你需要你的程序能够停止线程,你需要一个告诉线程何时停止的方法,这个可以实现。-assume you need you can stop the process threads, you need a thread when told to stop, this can be achieved.
    2022-04-21 20:13:36下载
    积分:1
  • 时态数据处理 时态数据处理 有关数据库中的时态数据
    时态数据处理 时态数据处理 有关数据库中的时态数据-Temporal data processing temporal data processing database of temporal data
    2022-03-23 14:16:12下载
    积分:1
  • Beijing Online dial
    北京在线拨号程序-Beijing Online dial-up procedures
    2023-06-04 06:15:03下载
    积分:1
  • In this simulink model , BPSK modulation and demodulation is simulated .A square...
    In this simulink model , BPSK modulation and demodulation is simulated .A square root raised cosine pulse shaped signal is modulated and given as input to the demodulator.The received signal is demodulated and given to the detector where it is matched filtered and down-sampled .The effects of symbol timing offset can be seen by varying the phase of down-sampling operation.The signal transmitted is recovered at the detector output.-In this simulink model , BPSK modulation and demodulation is simulated .A square root raised cosine pulse shaped signal is modulated and given as input to the demodulator.The received signal is demodulated and given to the detector where it is matched filtered and down-sampled .The effects of symbol timing offset can be seen by varying the phase of down-sampling operation.The signal transmitted is recovered at the detector output.
    2023-08-21 07:40:03下载
    积分:1
  • Chinese RFC documents, without translation, the right to study very helpful!
    中文RFC文件,无需翻译,对学习很有帮助!
    2023-07-06 01:55:03下载
    积分:1
  • 频率复用方案的 LTE 网络评价
    这个模拟器可以被用来衡量和情节网络容量性能和信号干扰比 (SIR) 性能的 LTE 网络与整数频率复用方案与重用因子 1 (IFR-1)。与重用因子 1 的频率复用方法意味着可用的频率资源使用的 LTE 网络中的所有单元格。级 LTE 由两个 Matlab 脚本文件 (LTE_main.m,LTE_configuration.m)、 三个 Matlab 函数文件 (LTE_IFR_sim_dist.m,LTE_IFR_sim_netwide.m,LTE_IFR_plot.m) 和一个 Matlab 垫文件 (bs_user_position.mat) 组成的系统。
    2023-05-15 13:30:03下载
    积分:1
  • 系统课程设计-滤波器doc.rar
    通信系统课程设计-滤波器doc.rar-communications systems curriculum design-filter doc.rar
    2022-02-06 15:41:06下载
    积分:1
  • 除了支持一般的小数运算,还支持常见的函数运算。 几个包中的MathFP是针对不同需要而提供的不同版本,开发J2ME只要使用net.jscience.math.M...
    除了支持一般的小数运算,还支持常见的函数运算。 几个包中的MathFP是针对不同需要而提供的不同版本,开发J2ME只要使用net.jscience.math.MathFP就可以。-addition to general support for the fractional arithmetic, but also the common computing functions. Several packets of MathFP is different needs of the different versions, as long as the use of J2ME development net.jscience.math.MathFP can.
    2022-01-30 18:02:52下载
    积分:1
  • FPGA与DSP
    接口模块,通过对高位地址的编码可实现在一个FPGA中配置四个独立的功能模块,每个功能模块具有一个带FIFO的输出口和13个独立的可由DSP读写的寄存器,寄存器功能可自定义。模块还包含两个全局寄存器,可实现全局复位,中断等功能。该模块以应用于实际的项目中,目前运行良好
    2022-02-03 05:19:02下载
    积分:1
  • 696518资源总数
  • 106161会员总数
  • 5今日下载