-
PID FPGA实现
基于FPGA实现PID算法,增量式
PID算法输出作为PWM的输入,实现电机的调速控制,verilog代码实现,不过没有用乘法器
预留了反馈通道,对电机速度进行反馈控制
- 2022-01-26 03:57:35下载
- 积分:1
-
DW_apb_timer
verilog实现计时器timer,可直接用于芯片开发中。(verilog achieve timer, it can be directly used for chip development.)
- 2016-04-05 22:37:39下载
- 积分:1
-
FPGA
数字钟的VHDL语言程序,包含了好几个模块,是毕业设计的优秀程序,值得下载!(VHDL language program of digital clock, contains several modules, is an excellent program, graduation design is worth to download!)
- 2015-08-31 21:07:44下载
- 积分:1
-
DW_apb_rtc
verilog实现RTC功能,可直接用于芯片开发中。(verilog achieve RTC function can be directly used for chip development.)
- 2020-12-28 16:49:01下载
- 积分:1
-
multiplexerr verilog test bench
my code be helpful for someone, and in fact, do not download it
- 2018-07-04 02:08:12下载
- 积分:1
-
汉明码
16 位海明编码器是写的 verilog 语言,它将在 Xlinx 工具中成功运行,并给出结果。基本上海明编码器用于通信领域,其中的数据进行加密和传输到接收器,有助于数据的安全性。
- 2022-03-19 06:33:02下载
- 积分:1
-
FIR verilog
应用背景
FIR(Finite Impulse Response,有限冲击响应)数字滤波器具有稳定性高、可以实现线性相位等优点,广泛被应用于信号检测与处理等领域[1,2]。由于FPGA(Field Programmable Gate Array,现场可编程门阵列)基于查找表的结构和全硬件并行执行的特性,如何用FPGA 来实现高速FIR 数字滤波器成了近年来数字信号处理领域研究的热点。目前,全球两大PLD 器件供应商都提供了加速FPGA 开发的IP(IntelligentProperty,知识产权)核[3]。本文在Altera 公司的FIR 数字滤波器IP 核的基础上,设计了基于分布式算法的FIR数字低通滤波器。
关键技术实现滤波器的功能,有限冲激响应(
- 2022-08-10 00:07:33下载
- 积分:1
-
vhdl4
VHDL Language Reference courses part4
- 2010-02-10 00:52:53下载
- 积分:1
-
信号发生器
一个vivado和matalab混合编程的信号发生器,注意要把vivado里面的核文件路径改一下(A signal generator with mixed programming of vivado and matalab, pay attention to changing the path of the core file in vivado)
- 2019-06-18 10:34:09下载
- 积分:1
-
Single_cpu
单周期CPU自己课程大作业做的,亲测好用,verilog语言,适用vivado(Single cycle CPU course to do, pro - use, Verilog language, suitable for vivado)
- 2017-12-29 20:15:48下载
- 积分:1