登录
首页 » VHDL » 60进制减法 相比较 代码效率高 可以进行级联

60进制减法 相比较 代码效率高 可以进行级联

于 2022-01-25 发布 文件大小:2.43 kB
0 109
下载积分: 2 下载次数: 1

代码说明:

60进制减法 相比较 代码效率高 可以进行级联-60 compared to 229 subtraction efficient code can be concatenated

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • Xilinx_2018_Licenses_Downloadly.ir
    说明:  Xilinx Licenses 2018
    2020-06-25 08:20:01下载
    积分:1
  • spi_hello
    SPI接口测试程序,Xilinx参考设计,ML507硬件测试通过.(SPI interface test code,Xilinx reference design,tested on ML507 platform.)
    2013-09-01 09:37:04下载
    积分:1
  • crc16-CCITT
    crc-16的编码,使用的多项式是G(x)=x^16+x^12+x^5+1(generator polynomial of degree 16: G(X)=x^16+x^12+x^5+1)
    2012-12-07 13:55:21下载
    积分:1
  • 一个FPGA的AVR_Core 仅供测试~
    一个FPGA的AVR_Core 仅供测试~-AVR_Core an FPGA-only test ~
    2023-08-16 08:25:03下载
    积分:1
  • sync_bitops
    Set a bit and return its old value.
    2015-06-23 14:22:31下载
    积分:1
  • myfir
    verilog编写的16阶升余弦滤波器 采用直接型结构实现 对方波进行滤波 输出波形 含testbench文件(order raised cosine filter verilog written 16 direct-type structure to achieve the other wave filtering the output waveform containing testbench file)
    2020-10-05 16:47:44下载
    积分:1
  • altera de2 开发板 vga lcd控制quatus 工程
    altera de2 开发板 vga lcd控制quatus 工程-altera de2 board vga lcd control quatus works
    2023-05-15 10:55:03下载
    积分:1
  • uart_test
    说明:  用于实现上位机与下位机之间通过RS232协议来进行通讯。(It is used to realize communication between upper computer and lower computer through RS232 protocol.)
    2019-03-13 14:15:24下载
    积分:1
  • grlib-gpl-1.1.0-b4108
    gaisler公司在2011年发布的的leon3的源代码!(source code of leon3 )
    2012-05-12 00:12:20下载
    积分:1
  • seg7
    SEG7数码管显示示例程序,适用于ALTERA的CPLD(SEG7 digital display sample program of ALTERA CPLD)
    2012-05-31 10:29:25下载
    积分:1
  • 696516资源总数
  • 106415会员总数
  • 3今日下载