-
FPGA_SPWM
说明: 此代码是由FPGA产生SPWM波的代码,简单易懂(use FPGA to generate SPWM)
- 2019-02-19 16:12:33下载
- 积分:1
-
基于System Generator的最大值求解
最大值求解是利用System Generator平台实现的比较方便不用自己写verilog代码就可以在Xilinx平台下使用,非常方便实用!
- 2023-06-09 16:55:03下载
- 积分:1
-
eth_send
清华大学sdr项目,网口代码。Verilog编写。很实用。希望大家喜欢。(Tsinghua University sdr project, network interface code. Verilog preparation. Very practical. Hope you like it.)
- 2010-09-26 14:43:28下载
- 积分:1
-
Altera FPGA配置AD5300 Verilog代码
Altera FPGA 利用SPI口配置外部DACAD5300的Verilog代码,代码经调试后运行稳定。友情提示,由于本人水平有限,代码不可避免存在问题,敬请谅解
- 2022-09-05 02:50:03下载
- 积分:1
-
基于FPGA的串口通信设计
本代码我们做的是“回环测试”,上微机首先通过串口通信发送数据到FPGA,FPGA接收到数据以后再将其发回给上位机,通过观察上位机的数据显示窗口,我们就能确定基于FPGA的串口数据手法是否正确。
- 2023-08-30 18:35:04下载
- 积分:1
-
VGA 脱开功能为斯巴达
用来代表不同的颜色,在 FPGA 使用斯巴达 3E 板,然后更改使用开关来得到不同的颜色
- 2022-11-08 05:10:03下载
- 积分:1
-
fftshixian
基于FPGA编写的verilog代码,在xilinx上仿真实现FFT变换(FPGA-based verilog code written in xilinx FFT transform Simulation)
- 2015-04-05 11:42:08下载
- 积分:1
-
SPI
design and implement a digital system on the Altera NIOS board which will read an analogue input using MicroChip’s SPI MCP3202 12-Bit A/D converter. The 8 most significant bits of the converted data will be displayed on two seven segments of the NIOS development board. The sampling frequency is 20kHZ. Use a potentiometer.(design and implement a digital system on the Altera NIOS board which will read an analogue input using MicroChip' s SPI MCP3202 12-Bit A/D converter. The 8 most significant bits of the converted data will be displayed on two seven segments of the NIOS development board . The sampling frequency is 20kHZ. Use a potentiometer.)
- 2010-08-17 19:16:12下载
- 积分:1
-
cache 闪存 快速缓存
本代码是cache代码,采用最近最少使用算法。代码量大约1000-2000行,程序包括cache替换算法的实现。映像规则的选择,以及全部的仿真程序。
- 2022-07-02 02:46:57下载
- 积分:1
-
rc6_decryption
rc6 algorithm designed based on verilog and is verified
- 2020-12-01 21:59:28下载
- 积分:1