登录
首页 » Verilog » Altera公司提供的千兆网程序

Altera公司提供的千兆网程序

于 2022-03-02 发布 文件大小:9.45 MB
0 76
下载积分: 2 下载次数: 1

代码说明:

该源代码下载之Altera官网,使用于Altera公司提供的3C120板子,但是里面的千兆以太网的程序还是可以借鉴的。它使用了Altera公司提供的Triple-Speed-Ethernet的IP核构建了Qsys系统,然后在nios2中编写程序。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • multiplay
    连乘,乘法可以用简单的for循环,我这里用的是移位寄存器来做,而且是用来两个移位寄存器(this is a tool that function is multiplay,it use a special way to do multiplay .it will teach you the how to use labview )
    2015-02-04 20:44:16下载
    积分:1
  • xapp1014-xilinx-sdi
    用fpga实现SDI,每一步都很清楚 搞视频的可以参考(Fpga realization of SDI, each step are clearly engaged in the video can refer to)
    2020-11-10 19:19:46下载
    积分:1
  • usbhostslave
    说明:  USB主机和设备的verilog代码,实现了USB1.1协议规范的要求(USB host and equipment Verilog code to achieve the USB 1.1 protocol specification requirements)
    2005-09-13 11:34:09下载
    积分:1
  • PCI-based--DSG
    基于PCI的数字信号发生器 关键词:PCI总线,PCI9054,FPGA,卡尔曼滤波器(PCI-based digital signal generator Keywords: PCI bus, PCI9054, FPGA, Kalman filter)
    2016-06-12 20:41:45下载
    积分:1
  • DDC_Ver1.0
    数字下变频(DDC)在如今基于软件无线电的架构中对系统的整体性能决定性的影响,代码为基于Matlab的4通道DDC程序,程序中可以根据需要调节滤波器等参数评估DDC的性能对于使用FPGA实现DDC有较大的参考价值(Digital down conversion (DDC) in today' s architecture based on software radio system a decisive impact on the overall performance of the code for the 4-channel DDC Matlab-based program, the program can be adjusted according to filter parameters such as the use of performance assessment FPGA DDC DDC has achieved great reference value)
    2010-08-04 18:33:14下载
    积分:1
  • FPGA双口RAM的Verilog代码实现
    本程序是本人按照教程一步一步生成的,内部有textbench可以进行仿真验证。
    2022-03-20 22:15:54下载
    积分:1
  • uvm验证平台搭建示例
    UVM就是通用验证方法学,是从OVM发展而来,由Mentor、Candence和Sysnopsys年联合推出的新一代验证方法学。UVM吸取了eRM(e验证方法学)、AVM、VMM、OVM等不同发法学的优点,以Systemverilog为基础建立了一个库向用户提供了一些可重用的类,减轻了项目间水平复用和垂直复用的工作量,同时提供了一套可靠的框架。这些代码作为示例
    2022-07-15 20:51:32下载
    积分:1
  • DE2_115_CAMERA
    d5m的DE2驱动Verilog HDL (d5m driven on DE2 by Verilog HDL )
    2020-07-09 20:38:55下载
    积分:1
  • 自动计费机
    • 自动计费机 (ABM) 是银行信息亭提供给消费者 24 X 7. • 这些作为数据终端实现便捷的货币交易。 • 在这些无人值守的机器,用户不得不使用 ATM 卡 (卡与帐户信息),并提供个人识别号码 (PIN) 使用一个键盘。当计算机将验证该引脚时,客户获取选择的交易记录。 秉承指示并输入正确的选择,用户可以取款、 存款现金、 更改 PIN 或只是获取有关账户余额信息。
    2023-03-02 08:30:03下载
    积分:1
  • 单周期数据通路verilog
    根据单周期数据通路的设计流程及各种控制信号设计了这个单周期 CPU在处理指令时,一般需要经过以下几个步骤:    (1) 取指令(IF):根据程序计数器PC中的指令地址,从存储器中取出一条指令,同时,PC根据指令字长度自动递增产生下一条指令所需要的指令地址,但遇到“地址转移”指令时,则控制器把“转移地址”送入PC,当然得到的“地址”需要做些变换才送入PC。    (2) 指令译码(ID):对取指令操作中得到的指令进行分析并译码,确定这条指令需要完成的操作,从而产生相应的操作控制信号,用于驱动执行状态中的各种操作。    (3) 指令执行(EXE):根据指令译码得到的操作控制信号,具体地执行指令动作,然后转移到结果写回状态。    (4) 存储器访问(MEM):所有需要访问存储器的操作都将在这个步骤中执行,该步骤给出存储器的数据地址,把数据写入到存储器中数据地址所指定的存储单元或者从存储器中得到数据地址单元中的数据。    (5) 结果写回(WB):指令执行的结果或者访问存储器中得到的数据写回相应的目的寄存器中。    单周期CPU,是在一个时钟周期内完成这五个阶段的处理。
    2022-03-04 22:49:03下载
    积分:1
  • 696518资源总数
  • 105559会员总数
  • 1今日下载