-
lab5
串口控制器,基于vivado软件下开发,包含代码及管脚分配文件(Serial port controller)
- 2017-12-07 16:40:56下载
- 积分:1
-
rs(7,3)verilog编码
实现方法大同小异,这个亲测仿真无误,内含有全部quartursII文件
- 2022-02-15 21:08:59下载
- 积分:1
-
softdemodulation-of-8psk
讲述软解调很不错的一片文档,主要阐述的是8PSK的软解调FPGA实现,但对8PSK的软解调原理阐述很清楚,没有多余的东西,但需要注意其中各个调制符号点得顺序。(About soft demodulation of a document is very good, mainly on the soft 8PSK demodulation FPGA, but soft 8PSK demodulation principle describes very clearly, no extra stuff, but need to pay attention to the point where each modulation symbol was in order.)
- 2014-06-03 14:12:05下载
- 积分:1
-
放大內建圖片
应用背景
背景是DE2-70的板子,使用vga線,再用開關作為放大按鈕
sw3放大按鈕
sw2控制垂直水平放大
sw1控制放大2倍或4倍
需接上vga使用螢幕輸出
关键技术
技術的部份,vga的輸出一個,分為水平為字垂直位置掃描,之後還有圖檔的輸出
圖檔分為三原色,共8個顏色輸出
不過本例的重點為放大,控制其DELTA便可以控制圖片的大小
控制鈕為在板子上的SWITH
- 2023-01-31 22:40:04下载
- 积分:1
-
chengfa_1
说明: FPGA实现四位数与四位数乘法,有仿真波形,合理利用FPGA资源(Four-digit and four-digit multiplication is realized by using FPGA. It has simulation waveform and makes rational use of the resources of the FPGA.)
- 2020-06-21 00:00:02下载
- 积分:1
-
Random_Derandom
通信中加扰/解扰算法。FPGA源代码,verilogHDL语言实现,包含测试程序。(Perturbation/perturbation algorithm. FPGA source code, verilogHDL language implementation, including test procedures.)
- 2020-08-12 13:38:27下载
- 积分:1
-
低功率 MAC 单元的 VLSI 设计与实现
在大部分的数字信号处理 (DSP) 应用程序的关键操作是乘法和积累。实时信号处理要求高速度
和低功耗的高吞吐量乘数-蓄能器 (MAC) 股,始终是以实现高性能数字信号处理系统的关键。
这项工作的目的是,设计和执行的一个低功率 MAC 单位与块技术扶持,以节省电源。首先,1 位 MAC 单元而设计,用适当
几何图形,使功率优化、 区域和延迟。在管道阶段在延迟 MAC 单位估计基于控制单元为了控制数据
用于低功率的 MAC 块之间的流量。同样,N 位 MAC 单元设计和使用,使流水线的阶段控制逻辑的低功耗控制
适当的时间。设计的加法器单元格具有优势的业务速度高,小晶体管计数和低功耗。MAC 在 0.18um 上实现 CMOS 技术
使用节奏演奏家工具。在各种体系结构中的此文件 alsoinvestigates 乘数和加法器哪些是适合高吞吐量信号的实现
- 2023-07-22 14:00:03下载
- 积分:1
-
OQPSK_fading
OQPSK在AWGN和频率选择性衰落信道中的仿真(OQPSK the AWGN and frequency selective fading channel simulation)
- 2021-04-05 21:49:03下载
- 积分:1
-
FPGAshixu
FPGA经验总结:时序是设计出来的
我们在做详细设计的时候,对于一些信号的时序肯定会做一些调整的,但是这种时序的调整最多只能波及到本一级模块,而不能影响到整个设计。(FPGA Experience: Timing is designed to do the detailed design of our time, for some signal timing will certainly make some adjustments, but adjust this timing can only spread to up to this level of the module, but not affect the whole design.)
- 2015-03-13 10:27:51下载
- 积分:1
-
alpha 处理器的 RTL实现
应用背景伊大计算机系早期的教学项目,后期被放弃了(在其官网上没有找到更新,也没有整理文档)但是alpha的地位在处理器届可想而知,虽然在商业上是失败的,但是其科研以及学习价值不可估量,适合学者学习其设计思想关键技术RISC multi-issue High performance 64-bit architecture
- 2022-08-18 07:24:52下载
- 积分:1