-
LS-versus-MMSE
这是基于MIMO-OFDM的同步算法研究的源程序。本程序采用的极大似然估计的方法。(This is based on MIMO-OFDM synchronization algorithm source code. The program uses the method of maximum likelihood estimates.
)
- 2012-12-13 15:32:49下载
- 积分:1
-
Lab3_mux24a
4位2选1多路选择器的设计与实现。nexy3开发板。本实验中用Verilog语句来描述。(Xilinx ISE 12.3.nexy3.)
- 2014-03-30 09:31:54下载
- 积分:1
-
USB驱动程序和FPGA VGA接口
这是一个USB弹跳Altera de2-115板球和VGA驱动程序源代码。请注意,这是在它是100%兼容SystemVerilog语言Verilog(IE可以重命名文件。V和它仍然有效)。我建议使用DE2板的编制是什么我使用。一个弹跳球测试图像来验证驱动器工作正常,如果你没有看到在启动时的橙色球作为一种诊断你的VGA连接不正确安装。
- 2022-02-26 03:27:48下载
- 积分:1
-
30
说明: 30 bus for atp design
- 2016-02-14 19:41:55下载
- 积分:1
-
硬件和软件监测仪高级别系统对芯片验证
今天的系统芯片 (SoC) 验证发生在低的抽象级别,通常在寄存器传输级(RTL)。随着 SoC 设计的复杂性,它是越来越重要了,搬到较高抽象级别的验证。硬件/软件协同仿真是这一步方向,而是由于错误的处理器不足够型号和低速的硬件仿真速度。系统级监测,通常用于基于事件的软件调试,提供有关任务调度事件,任务间通信信息和, 同步信号量/资源、 I/O 中断等我们目前 MAMon1可以监测系统两个监视逻辑级和系统级的
单/多处理器片上系统。小硬件探测器单元集成在 SoC 设计中,并通过一个基于主机的监测工具环境的并行端口链接连接。探头装置在运行时,在目标系统中收集的所有事件和时间戳他们的分辨率为 1 s。事件然后存储在主机上的数据库进行进一步的处理。本文将叙述 MAMon 以及它适用于软件和硬件监控。本文还描
- 2022-03-19 20:43:24下载
- 积分:1
-
VHDL
先设计序列发生器产生序列:1011010001101010;再设计序列检测器,检测序列发生器产生序列,若检测到信号与预置待测信号相同,则输出“1”,否则输出“0”,并且将检测到的信号的显示出来。(First design sequence generator sequence: 1011010001101010 redesign sequence detector to detect sequence generator sequence, if the same signal is detected with the preset test signal output " 1" , otherwise " 0" , and the detection display signal out.)
- 2015-01-04 12:35:54下载
- 积分:1
-
problem
在学习verilog 中与遇到一些列问题的整理。(this Documentation is about the problem about verilog which is meeted when i was learn FPGA)
- 2014-03-07 22:24:19下载
- 积分:1
-
UART0407
ise平台模拟UART,并与PC机实现收发(+1)(ISE platform simulation UART and transceiver.)
- 2013-04-22 15:38:36下载
- 积分:1
-
sd_sdram_lcd
sd_sdram_lcd
是读取SD卡中的数据,然后通过LCD显示(It is to read the data in SD card and display it by LCD)
- 2019-05-14 14:35:49下载
- 积分:1
-
HDB3-VHDL-code
HDB3的VHDL语言描述,注释在文件内(HDB3 source code in VHDL)
- 2020-12-01 20:19:27下载
- 积分:1