-
cordic_dds
采用CORDIC算法的直接数字频率合成器的设计(CORDIC algorithm uses direct digital frequency synthesizer design)
- 2015-08-18 16:15:17下载
- 积分:1
-
MifFileGen
VC++6.0软件生成Altera公司FPGA内部存储器ROM初始化数据mif格式文件。方便通过QuartusII导入波形等参数。强调这个是例子,生成的是一个定点的正弦数据表文件,需要用到的请自行修改源代码。(This software generates internal memory ROM initialization mif format data file for FPGA product by Altera. Facilitate the passage of the waveform parameters such as import QuartusII)
- 2013-07-19 02:32:45下载
- 积分:1
-
ise9.1
学习ISE的好资料,想要使用XILINX芯片进行开发必看(ISE learning good information, want to use a must-see XILINX chip development)
- 2009-05-15 09:04:15下载
- 积分:1
-
8bit_frequency_meter
说明: 设计一个8位的简易频率计,测出信号的频率,即1s内变化的次数。(An 8-bit simple frequency meter is designed to measure the frequency of the signal, i.e. the number of changes in one second.)
- 2020-06-21 13:40:01下载
- 积分:1
-
fir-filter
11阶fir数字滤波器的verilog程序设计,线性相位,系数量化处理(11 order of fir digital filter verilog programming, linear phase, the coefficient quantization)
- 2012-03-05 10:33:03下载
- 积分:1
-
10_ImageEdge
基于System Generator的图像处理工程,多媒体处理FPGA实现的源码,图像边缘提取(System Generator based image processing engineering, multimedia processing FPGA implementation source code, image edge extraction)
- 2020-10-23 20:27:22下载
- 积分:1
-
浮点乘法Verilog FPGA
数字乘法器,作为现代计算机中必不可少的一部分,其设计工作越来越受到人们的重视。本文采用硬件描述语言verilog HDL设计了一个基于补码一位乘法的浮点乘法器,设计功能完善,灵活性较好。理论依据包括浮点运算和补码一位乘法运算。本文对开发环境,测试环境做了简要介绍,并对设计过程进行了详细的描述分析,使用Modelsim软件的Simulator模块进行了功能仿真
- 2022-04-20 01:40:28下载
- 积分:1
-
music
说明: 是用VHDL语言编写的乐曲演奏程序,详细的写了各个模块的子程序(VHDL language is the music playing program)
- 2009-08-17 08:52:31下载
- 积分:1
-
硬件和软件监测仪高级别系统对芯片验证
今天的系统芯片 (SoC) 验证发生在低的抽象级别,通常在寄存器传输级(RTL)。随着 SoC 设计的复杂性,它是越来越重要了,搬到较高抽象级别的验证。硬件/软件协同仿真是这一步方向,而是由于错误的处理器不足够型号和低速的硬件仿真速度。系统级监测,通常用于基于事件的软件调试,提供有关任务调度事件,任务间通信信息和, 同步信号量/资源、 I/O 中断等我们目前 MAMon1可以监测系统两个监视逻辑级和系统级的
单/多处理器片上系统。小硬件探测器单元集成在 SoC 设计中,并通过一个基于主机的监测工具环境的并行端口链接连接。探头装置在运行时,在目标系统中收集的所有事件和时间戳他们的分辨率为 1 s。事件然后存储在主机上的数据库进行进一步的处理。本文将叙述 MAMon 以及它适用于软件和硬件监控。本文还描
- 2022-03-19 20:43:24下载
- 积分:1
-
JK触发器
JK触发器,基于verilog编写,JK触发器和触发器中最基本的RS触发器结构相似,其区别在于,RS触发器不允许R与S同时为1,而JK触发器允许J与K同时为1。当J与K同时变为1的同时,输出的值状态会反转。也就是说,原来是0的话,变成1;原来是1的话,变成0。
- 2022-02-12 16:22:58下载
- 积分:1