登录
首页 » VHDL » Booth乘法器

Booth乘法器

于 2022-10-22 发布 文件大小:1.13 kB
0 83
下载积分: 2 下载次数: 1

代码说明:

Booth乘法器

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • DDS
    Verilog实现DDS线性调频,Verilog实现DDS线性调频(Verilog implementation of DDS linear FM,Verilog implementation of DDS linear FM)
    2015-07-29 19:59:36下载
    积分:1
  • Discrete cosine transform and inverse discrete cosine transform of the HDL code...
    离散余弦变换及反离散余弦变换的HDL代码及测试文件。包括VHDL及Verilog版本。可用途JPEG及MEPG压缩算法。-Discrete cosine transform and inverse discrete cosine transform of the HDL code and test files. Including VHDL and Verilog versions. And MEPG can use JPEG compression algorithm.
    2023-04-06 08:40:04下载
    积分:1
  • fen pin qi
    半整数分频器的实现(verilog),本文以6.5分频为例!很实用的!-fen pin qi
    2022-02-01 02:05:40下载
    积分:1
  • I2CVHDLASDASDADASD
    内容太短。注意请: 代码没有很好的描述将被删除,你不会得到任何点。请描述一下更好地获得更多积分。
    2022-11-26 06:20:03下载
    积分:1
  • agc_gen
    AGC(自动增益放大) Verilog代码 设计可以参考(AGC (automatic gain control) can refer to the Verilog code design )
    2015-04-14 01:16:13下载
    积分:1
  • vc707-ucf-xdc-rdf0155-rev2-0
    vc707 board ucf xdc files
    2018-06-14 05:50:36下载
    积分:1
  • dianziqin
    运用quartus 软件模拟的电子琴,实现按键出现不同音调的音乐。(Quartus software simulation using keyboard, keys appear to achieve different tones of music.)
    2013-07-03 14:57:05下载
    积分:1
  • xilinx_dna_read
    该模块已经成功运用在xilinx xc6slx45t,xc6slx75t多个产品中,经过实践证明,采用dna及其加密算法加密是一种成本低廉(无需另外加密芯片)可靠的加密手段。Xilinx Spartan-6 FPGA读取DNA数据并进行比较,产生比较结果信号输出。附带有xilinx DNA.ppt说明及调试注意事项。(The module has been successfully used in xilinx xc6slx45t, multiple xc6slx75t products, proven, and the encryption algorithm uses dna is a low-cost (no additional encryption chip) reliable means of encryption. Xilinx Spartan-6 FPGA reads the data and compare DNA to produce a comparison result signal output. Xilinx DNA.ppt comes with instructions and commissioning notes.)
    2020-10-15 20:07:29下载
    积分:1
  • UART
    UART文件 包括发送器 接收器 fifo 测试文件(UART file includes a receiver transmitter fifo test files)
    2016-06-06 20:35:02下载
    积分:1
  • 256 点的 IFFT 执行的设计与实现
    执行 256 点, 基数 4 IFFT 算法,提出了一种高速和 16 位复杂 IFFT。通过 使用固定的几何寻址模式,管道设计和块浮点 结构,数据具有更高的精度和动态范围。建议 本文分析了逻辑大小、 面积、 功耗的体系结构 使用 Xilinx 8.2。
    2022-03-04 17:43:30下载
    积分:1
  • 696518资源总数
  • 105554会员总数
  • 2今日下载