登录

最新会员 最新下载

成为了本站VIP会员

05月13日 14:43

成为了本站VIP会员

05月13日 10:19

成为了本站VIP会员

05月12日 14:03

成为了本站VIP会员

05月10日 21:42

成为了本站VIP会员

05月10日 16:59

成为了本站VIP会员

05月09日 16:51
已选条件
  1. 编程语言:Verilog
  2. 代码类别:所有
  3. 发布时间:一年内
全部撤销
编程语言 更多 收起
代码类别 更多 收起
发布时间
更多选项

1. 用Verilog语音在fpga上实现音乐计算器功能

首先根据连续运算的过程,用状态机做出键盘输入模块,然后根据原码补码的特点做出加、减、与、或、比较运算的8位ALU,之后做出将16位二进制数显示出来的显示模块,再根据连续运算流程并考虑与键盘输入的配合,做出了音乐计算器最核心的控制模块,完成输入数字的存储、运算、显示功能,最后加入音乐模块,实现全部功能。

1
下载
38
浏览
2023-02-19发布

2. 基于BASYS2模60计数器

资源描述 利用实验板实现模六十计数,即00—01—02—03—04—…59—00—01…,并在Basys2实验板的AN1~AN0或(LD7~LD0)上显示。 下载配置文件到实验板BASYS2上,观察验证实验现象。  使用verilog语言设计实现---模六十计数器

1
下载
53
浏览
2023-02-17发布

3. Verilog RS232代码

Verilog RS232代码, 分为三个模块,时钟产生模块,发送数据模块,接收数据模块。 整个工程的功能是,你从串口上位机发送什么数据,串口就将该数据重新发送回上位机

1
下载
54
浏览
2023-02-16发布

4. 双端口 ram,读写

此代码包含真正的双端口 ram 接口使用 verilog 代码。在这里,您可以检查读的操作,写操作。通过仿真验证。包括的每个行的注释,理解的操作和流程的代码。去通过它以供参考。

1
下载
52
浏览
2023-02-16发布

5. DDR3 SDRAM模块

这是DDR3 SDRAM的控制器内核。 默认配置支持一个64位UDIMM或SO-DIMM 支持1GB,2GB,4GB和8GB的DIMM大小 以最低DDR3传输速率600 MT / s工作 针对Xilinx Spartan 6 FPGA系列进行了优化 在不到1300行的Verilog中实现 支持BC4(Burst chop 4)读写命令和刷新命令 XC6SLX25和XC6SLX75 FPGA在-2和-3速度等级下验证了可靠的操作

1
下载
52
浏览
2023-02-11发布

6. 1 _ + + + d5m Nios SoC的TFT

用DE1_SoC实现了D5M的显示,可以通过VGA和TFT屏来显示图像,将FPGA的数据传到Nios以便用C做复杂的算法处理。

1
下载
46
浏览
2023-02-09发布

7. OFDm full code

veriog code for fodm.It includes transmitter and receiver. Transmitter part has serial in parallel out, decoder, interleaver, IFFT and finally to the transmitter block. Receiver part has the reverse order to transmitter.

1
下载
51
浏览
2023-02-08发布

8. verilog 写的SPI flash 模型

ST公司的M25Pxx SPI flash memory的verilog仿真模型,该模型准确地描述了SPI flash memory的行为,包括读,写,擦除等操作,可以用来挂在带有SPI接口的soc外部,方便验证SPI接口。

2
下载
60
浏览
2023-02-08发布

9. 基于FPGA的电子琴的设计

暑期实习,基于FPGA的电子琴,任意分频。                                                                                                                                                                

1
下载
38
浏览
2023-02-07发布

10. FPGA控制LCD_Panel

本人上网下载下来并调试过的,完全实现NIOS 点亮LCD_Panel,附件是驱动部分。

1
下载
46
浏览
2023-02-05发布

11. DDR_SDRAM控制器verilog代码

使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器 本应用指南描述了在 Virtex™-4 XC4VLX25 FF668 -10C 器件中实现的 DDR SDRAM 控制器。 该实现运用了直接时钟控制技术来实现数据采集,并采用自动校准电路来调整数据线上的延 迟。 DDR SDRAM 器件是低成本、高密度的存储资源,在很多存储器供应商处均可获得。本参考设 计使用 SDRAM 器件和 DIMM 开发而成  

1
下载
43
浏览
2023-02-04发布

12. 测试AD9226采集数据能力,并将数据发送到串口显示为电压值。

测试AD9226采集数据能力,并将数据发送到串口显示为电压值.采用的是cyclone iv的FPGA。

2
下载
53
浏览
2023-02-03发布

13. FIR 滤波器石英项目

数字信号处理器 (DSP) 应用低功耗有限脉冲响应 (FIR) 滤波器。因为它是数据通路的算术建筑变化,提出的体系结构可以应用于任何分层的体系结构,功率在哪里的主要制约因素。设计了研发的 Verilog HDL 模型。

1
下载
54
浏览
2023-02-01发布

14. 放大內建圖片

应用背景 背景是DE2-70的板子,使用vga線,再用開關作為放大按鈕 sw3放大按鈕 sw2控制垂直水平放大 sw1控制放大2倍或4倍 需接上vga使用螢幕輸出 关键技术 技術的部份,vga的輸出一個,分為水平為字垂直位置掃描,之後還有圖檔的輸出 圖檔分為三原色,共8個顏色輸出 不過本例的重點為放大,控制其DELTA便可以控制圖片的大小 控制鈕為在板子上的SWITH

1
下载
55
浏览
2023-01-31发布

15. SPI接口设计

SPI接口主模式电路设计: (1)主频100M,输出时钟频率可调:主时钟2/4/8/32/64分频; (2)具有主动收发功能; (3)发送、接收数据均16bit为单位; (4)使用 SMIC 工艺库 smic18mm_1P6M 完成设计; (5)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、物理验证等。

2
下载
45
浏览
2023-01-31发布

16. verilog三阶数字锁相环

输入信号为bpsk信号,载波中频为5Mhz,多普勒为10k,接收机三阶锁相环实现对bpsk调制信号的载波进行复制和跟踪,

1
下载
58
浏览
2023-01-30发布

17. svpwm

应用在电机上的svpwm代码,Verilog编写,已经测试成功

1
下载
36
浏览
2023-01-28发布

18. 同步模8计数器

Verilog实现的同步模8计数器,含有.v代码,数字电路线网图以及下板照片

1
下载
53
浏览
2023-01-28发布

19. FPGA实现DE2-115开发板上SD-CARD读写访问

ALtera DE2-115 开发板,实现SD-CARD的读写,直接硬件实现,未使用IP核的形式EDA工具:quartus ii硬件描述语言:Verilog HDL未使用嵌入式内核NIOS ii,未使用软件平台Eclipse

1
下载
49
浏览
2023-01-27发布

20. NAND FLASH控制器

NAND FLASH的控制器,Micro的样例,MCU端口有用到wishbone总线(软硬Core均可以)

1
下载
47
浏览
2023-01-25发布